[发明专利]一种基于FPGA验证开发板的ADC校准系统在审
申请号: | 202211155883.4 | 申请日: | 2022-09-22 |
公开(公告)号: | CN115441872A | 公开(公告)日: | 2022-12-06 |
发明(设计)人: | 陈磊;郭常伟;肖飞 | 申请(专利权)人: | 电子科技大学重庆微电子产业技术研究院 |
主分类号: | H03M1/10 | 分类号: | H03M1/10;G06N3/04;G06N3/08 |
代理公司: | 重庆辉腾律师事务所 50215 | 代理人: | 卢胜斌 |
地址: | 401332 重庆市沙坪*** | 国省代码: | 重庆;50 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 基于 fpga 验证 开发 adc 校准 系统 | ||
1.一种基于FPGA验证开发板的ADC校准系统,其特征在于,包括上位机、ADC采样板和FPGA验证开发板;ADC采样板将待校准信号转化为待校准数字信号输入FPGA验证开发板,上位机发送控制指令将校准算法烧录进FPGA验证开发板,FPGA验证开发板通过烧录的校准算法对待校准数字信号进行AI校准;
所述FPGA验证开发板包括FPGA芯片(1)、供电模块(2)、DDR3存储模块(3)、FLASH存储模块(4)、FMC1接口(5)、FMC2接口(6)、JTAG下载口(7)、USB模块(8)、网口模块(9)、GPIO接口(10)、SAM时钟输入端口(11)、指示灯(12)、开关模块(13)和电源接口模块(14);电源接口模块(14)连接供电模块(2)的输入端,供电模块(2)的输出端连接FPGA芯片(1);FPGA芯片(1)通过I/O口分别与FMC1接口(5)、FMC2接口(6)、DDR3存储模块(3)、FLASH存储模块(4)、GPIO接口(10)、SMA时钟输入端口(11)、USB模块(8)和网口模块(9)连接;其中,JTAG下载口(7)通过上拉电阻与FPGA芯片(1)的I/O口相连;指示灯(12)与开关模块(13)通过电压转换与FPGA芯片(1)的I/O口相连。
2.根据权利要求1所述的一种基于FPGA验证开发板的ADC校准系统,其特征在于,校准算法通过JTAG下载口(7)烧录进FPGA验证开发板的FPGA芯片(1)中,校准算法为训练好的全连接神经网络,该全连接神经网络包括输入层、隐藏层和输出层,且输入层和隐藏层、隐藏层和输出层之间各自连接有非线性激活函数。
3.根据权利要求1所述的一种基于FPGA验证开发板的ADC校准系统,其特征在于,供电模块(2)采用三款不同类别的电源芯片,分别为第一电源芯片、第二电源芯片和第三电源芯片;所述第一电源芯片为FPGA芯片(1)的内核电压单独供电,第一电源芯片采用双通道或单通道输出电流;所述第二电源芯片为FPGA芯片(1)的BANK供电,第二电源芯片采用三通道输出电流;所述第三电源芯片为DDR3存储模块(3)供电。
4.根据权利要求1所述的一种基于FPGA验证开发板的ADC校准系统,其特征在于,FLASH存储模块(4)具有1Gbit存储容量与16bit数据位宽,用于固化代码、存储变量参数和控制命令。
5.根据权利要求1所述的一种基于FPGA验证开发板的ADC校准系统,其特征在于,DDR3存储模块(3)具有4Gbit存储容量与64bit数据位宽,存储变量参数。
6.根据权利要求1所述的一种基于FPGA验证开发板的ADC校准系统,其特征在于,USB模块(8)包括USB-Type-B接口、USB3320C芯片以及一块无源晶振,无源晶振与USB3320C芯片相连,为其提供时钟频率;USB-Type-B接口与USB3320C芯片相连,组成数据信号传输链路。
7.根据权利要求1所述的一种基于FPGA验证开发板的ADC校准系统,其特征在于,网口模块(9)包括RJ45接口、RTL8211EG芯片以及一块无源晶振,无源晶振与RTL8211EG芯片相连,为其提供时钟频率。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于电子科技大学重庆微电子产业技术研究院,未经电子科技大学重庆微电子产业技术研究院许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202211155883.4/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种编程积木无人机教程系统
- 下一篇:适用于光伏行业的自动分档包护角系统