[发明专利]存储系统及其操作方法、存储器控制器和存储器在审
申请号: | 202211275605.2 | 申请日: | 2022-10-18 |
公开(公告)号: | CN115527587A | 公开(公告)日: | 2022-12-27 |
发明(设计)人: | 谭华;冯宇飞 | 申请(专利权)人: | 长江存储科技有限责任公司 |
主分类号: | G11C16/04 | 分类号: | G11C16/04;G11C16/30 |
代理公司: | 北京派特恩知识产权代理有限公司 11270 | 代理人: | 赵翠萍;徐川 |
地址: | 430074 湖北省武*** | 国省代码: | 湖北;42 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 存储系统 及其 操作方法 存储器 控制器 | ||
1.一种存储系统的操作方法,其特征在于,所述存储系统包括存储器,所述存储器包括存储单元阵列以及与所述存储单元阵列耦合的外围电路,所述存储单元阵列包括能存储m个比特信息的存储单元,m为大于1的正整数;所述操作方法包括:
所述外围电路根据接收的前缀命令和接收的n组逻辑页数据,确定第n+1组逻辑页数据;其中,n为正整数,n+1为小于或等于m的正整数;
将所述n组逻辑页数据和所述第n+1组逻辑页数据写入所述存储单元阵列,以在所述存储单元阵列中产生2n个不同的数据态。
2.根据权利要求1所述的操作方法,其特征在于,当n+1等于m时,所述前缀命令包括:第一子前缀命令;其中,所述第一子前缀命令指示对所述n组逻辑页数据执行异或运算;
所述外围电路根据接收的前缀命令和n组逻辑页数据确定第n+1组逻辑页数据,包括:
所述外围电路根据所述第一子前缀命令对所述n组逻辑页数据执行所述异或运算,生成第m组逻辑页数据;
所述将所述n组逻辑页数据和所述第n+1组逻辑页数据写入所述存储单元阵列,包括:
将所述n组逻辑页数据和所述第m组逻辑页数据写入所述存储单元阵列,以在所述存储单元中存储m个比特信息。
3.根据权利要求2所述的操作方法,其特征在于,在将所述n组逻辑页数据和所述第m组逻辑页数据写入所述存储单元阵列之前,所述操作方法还包括:
将所述n组逻辑页数据分别存储至多个数据寄存器;其中,每个所述数据寄存器用于存储一组逻辑页数据;
将所述第m组逻辑页数据存储至缓存寄存器。
4.根据权利要求1所述的操作方法,其特征在于,当m和n的差值为2时,所述前缀命令包括:第二子前缀命令;其中,所述第二子前缀命令指示对所述n组逻辑页数据执行异或非运算;
所述外围电路根据接收的前缀命令和n组逻辑页数据确定第n+1组逻辑页数据,包括:
所述外围电路根据所述第二子前缀命令对所述n组逻辑页数据执行所述异或非运算,生成所述第n+1组逻辑页数据;
所述操作方法还包括:
将第m组逻辑页数据写入所述存储单元阵列,以在所述存储单元中存储m个比特信息;其中,所述第m组逻辑页数据为全0序列或全1序列。
5.根据权利要求1所述的操作方法,其特征在于,当m和n的差值为3时,所述前缀命令包括:第三子前缀命令;其中,所述第三子前缀命令指示所述第n+1组逻辑页数据等于第n组逻辑页数据;
所述外围电路根据接收的前缀命令和n组逻辑页数据确定第n+1组逻辑页数据,包括:
所述外围电路根据所述第三子前缀命令对所述n组逻辑页数据执行复制操作,生成所述第n+1组逻辑页数据;
所述操作方法还包括:
将第n+2组逻辑页数据和第m组逻辑页数据写入所述存储单元阵列,以在所述存储单元中存储m个比特信息;其中,所述第n+2组逻辑页数据和所述第m组逻辑页数据为全0序列或全1序列。
6.根据权利要求1所述的操作方法,其特征在于,在确定所述第n+1组逻辑页数据之前,所述操作方法还包括:
判断是否接收到所述前缀命令,并生成判断结果;
在所述判断结果指示接收到所述前缀命令时,根据接收的所述前缀命令和所述n组逻辑页数据,确定所述第n+1组逻辑页数据。
7.根据权利要求6所述的操作方法,其特征在于,
在所述判断结果指示未接收到所述前缀命令时,将m组逻辑页数据写入所述存储单元阵列,以在所述存储单元阵列中产生2m个不同的数据态。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于长江存储科技有限责任公司,未经长江存储科技有限责任公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202211275605.2/1.html,转载请声明来源钻瓜专利网。
- 上一篇:条件活性多肽
- 下一篇:一种便携式血压检测仪