[发明专利]指令解码集群离线在审
申请号: | 202211411529.3 | 申请日: | 2022-11-11 |
公开(公告)号: | CN116263672A | 公开(公告)日: | 2023-06-16 |
发明(设计)人: | M·利希特;J·库姆斯 | 申请(专利权)人: | 英特尔公司 |
主分类号: | G06F9/38 | 分类号: | G06F9/38;G06F9/455 |
代理公司: | 上海专利商标事务所有限公司 31100 | 代理人: | 李炜;黄嵩泉 |
地址: | 美国加利*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 指令 解码 集群 离线 | ||
1.一种集成电路,包括:
核心;以及
指令解码器,所述指令解码器通信地耦合到所述核心,用于对一个或多个指令解码以供由所述核心执行,其中,所述指令解码器包括:
两个或更多个解码集群,所述两个或更多个解码集群处于并行布置;以及
电路系统,用于使所述两个或更多个解码集群中的解码集群离线。
2.如权利要求1所述的集成电路,其中,所述电路系统进一步用于:
使离线的解码集群掉电。
3.如权利要求1至2中的任一项所述的集成电路,其中,所述电路系统进一步用于:
将离线的解码集群用于预取活动。
4.如权利要求3所述的集成电路,其中,所述电路系统进一步用于:
与所述两个或更多个解码集群中的非离线的解码集群上的指令解码活动并行地将所述离线的解码集群用于所述预取活动。
5.如权利要求4所述的集成电路,其中,所述电路系统进一步用于:
针对所述两个或更多个解码集群中的所述非离线的解码集群上的任何指令解码活动,跳过所述离线的解码集群。
6.如权利要求4至5中的任一项所述的集成电路,其中,所述电路系统进一步用于:
协调对于用于所述两个或更多个解码集群中的所述离线的解码集群和所述非离线的解码集群的一个或多个取得流的顺序的确定。
7.如权利要求3至6中的任一项所述的集成电路,其中,所述预取活动包括以下一项或多项:指令转译后备缓冲器ITLB页遍历、ITLB填充、指令缓存请求、指令缓存填充、指令结束字节检测、以及分支预测更新。
8.一种方法,包括:
由处于并行布置的两个或更多个解码集群对一个或多个指令解码;以及
使所述两个或更多个解码集群中的解码集群离线。
9.如权利要求8所述的方法,进一步包括:
使离线的解码集群掉电。
10.如权利要求8至9中的任一项所述的方法,进一步包括:
将离线的解码集群用于预取活动。
11.如权利要求10所述的方法,进一步包括:
与所述两个或更多个解码集群中的非离线的解码集群上的指令解码活动并行地将所述离线的解码集群用于所述预取活动。
12.如权利要求11所述的方法,进一步包括:
针对所述两个或更多个解码集群中的所述非离线的解码集群上的任何指令解码活动,跳过所述离线的解码集群。
13.如权利要求11至12中的任一项所述的方法,进一步包括:
协调对于用于所述两个或更多个解码集群中的所述离线的解码集群和所述非离线的解码集群的一个或多个取得流的顺序的确定。
14.一种装置,包括:
后端单元,用于执行一个或多个经解码的指令;以及
前端单元,所述前端单元通信地耦合到所述后端单元,用于对一个或多个指令解码,其中,所述前端单元包括:
两个或更多个解码集群,所述两个或更多个解码集群处于并行布置;以及
电路系统,用于使所述两个或更多个解码集群中的解码集群离线。
15.如权利要求14所述的装置,其中,所述电路系统进一步用于:
使离线的解码集群掉电。
16.如权利要求14至15中的任一项所述的装置,其中,所述电路系统进一步用于:
将离线的解码集群用于预取活动。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202211411529.3/1.html,转载请声明来源钻瓜专利网。