[发明专利]卷积加速器、卷积加速方法及电子设备在审
申请号: | 202211677201.6 | 申请日: | 2022-12-26 |
公开(公告)号: | CN115965066A | 公开(公告)日: | 2023-04-14 |
发明(设计)人: | 梁喆;孙猛 | 申请(专利权)人: | 爱芯元智半导体(上海)有限公司 |
主分类号: | G06N3/063 | 分类号: | G06N3/063;G06N3/0464;G06N3/0455;G06F7/523;G06F7/501 |
代理公司: | 上海光华专利事务所(普通合伙) 31219 | 代理人: | 王国祥 |
地址: | 201702 上海市青浦区*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 卷积 加速器 加速 方法 电子设备 | ||
1.一种卷积加速器,其特征在于,所述卷积加速器包括:
至少两个2bit编码乘法器,所述2bit编码乘法器用于对输入的2bit编码数据进行乘法运算以得到4bit乘积编码值;
加法器,用于对各所述4bit乘积编码值进行加法运算以得到和编码值;
解码器,用于将所述和编码值转换为各所述4bit乘积编码值对应的真实值之和。
2.根据权利要求1所述的卷积加速器,其特征在于,所述2bit编码数据的值域表示空间为{-3,-1,1,3}。
3.根据权利要求1或2所述的卷积加速器,其特征在于,所述4bit乘积编码值对应的真实值基于所述4bit乘积编码值和偏移值的多元一次方程计算。
4.根据权利要求3所述的卷积加速器,其特征在于,所述多元一次方程为:
res_true=2×res_encode-offset,
其中,res_true为所述4bit乘积编码值对应的真实值,res_encode为所述4bit乘积编码值,offset为所述偏移值。
5.根据权利要求3所述的卷积加速器,其特征在于,所述解码器包括:
移位运算器,用于对所述和编码值进行左移1位处理以得到中间编码值;
减法器,用于对所述中间编码值和总偏移值进行减法运算以得到各所述4bit乘积编码值对应的真实值之和,所述总偏移值为N×offset,N为所述2bit编码乘法器的数量。
6.根据权利要求3所述的卷积加速器,其特征在于,所述偏移值为奇数,所述偏移值的最大值为21,所述偏移值的最小值为9。
7.根据权利要求6所述的卷积加速器,其特征在于,所述偏移值为15。
8.一种卷积加速方法,其特征在于,所述卷积加速方法包括:
对输入的2bit编码数据进行乘法运算以得到4bit乘积编码值;
对各所述4bit乘积编码值进行加法运算以得到和编码值;
将所述和编码值转换为各所述4bit乘积编码值对应的真实值之和。
9.一种计算机可读存储介质,其上存储有计算机程序,其特征在于,所述计算机程序被执行时实现权利要求8所述的卷积加速方法。
10.一种电子设备,其特征在于,所述电子设备包括:
存储器,存储有一计算机程序;
处理器,调用所述计算机程序时执行权利要求8所述的卷积加速方法。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于爱芯元智半导体(上海)有限公司,未经爱芯元智半导体(上海)有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202211677201.6/1.html,转载请声明来源钻瓜专利网。