[发明专利]多层陶瓷电容器的制备方法以及多层陶瓷电容器在审
申请号: | 202211692430.5 | 申请日: | 2022-12-28 |
公开(公告)号: | CN115881435A | 公开(公告)日: | 2023-03-31 |
发明(设计)人: | 叶树华;梁世洁;万玲玲;蔡楚昭;吕先举 | 申请(专利权)人: | 深圳市微容电子元器件有限公司 |
主分类号: | H01G4/30 | 分类号: | H01G4/30;H01G4/012 |
代理公司: | 广州骏思知识产权代理有限公司 44425 | 代理人: | 张金龙 |
地址: | 518000 广东省深圳市南山区粤海*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 多层 陶瓷 电容器 制备 方法 以及 | ||
本发明涉及一种多层陶瓷电容器的制备方法以及多层陶瓷电容器。本发明的一种多层陶瓷电容器的制备方法以及多层陶瓷电容,通过设置容量调整电极层,并根据试切割的多层陶瓷电容器先行样品完成端电极制备后获得的容值,来确定是否调整切割机参数改变切割位置,从而可以在容值低于预定阈值时,将容量调整电极层接入多层陶瓷电容器的容量电路中,以弥补多层陶瓷电容器在印刷和叠层工序中所造成的容量损失,克服了设计层数少、容值精度要求高的微型高频电容因容值不合格废品率高的问题,提高了产品的合格率。
技术领域
本发明涉及多层陶瓷电容器的制造工艺,特别是涉及一种多层陶瓷电容器的制备方法以5及多层陶瓷电容。
背景技术
如今,片式多层陶瓷电容器(Multi-layer Ceramic Chip Capacitors,MLCC)等陶瓷元器件在网络、5G通信、家电、汽车电子、消费电子等领域发挥着重要作用。
多层陶瓷电容器的制造工艺,是将印制好内电极的陶瓷介质膜片以错位的方式叠合起0来,经过一次性高温烧结形成陶瓷芯片,再在芯片的两端封上金属层(外电极)。随着多层
陶瓷电容器向小尺寸发展,内电极面积越来越小,印刷工艺产生的些许误差导致偏离设计面积的问题更严重,两个内电极叠层的些许错位也会严重影响内电极之间的正对面积,这往往导致设计层数少、容值精度要求高的微型高频电容因容值不合格而废品率高。
发明内容
5基于此,本发明的目的在于,提供一种多层陶瓷电容器的制备方法以及多层陶瓷电容,
通过设置容量调整电极层,并根据试切割的多层陶瓷电容器先行样品完成端电极制备后获得的容值,来确定是否调整切割机参数改变切割位置,从而可以在容值低于预定阈值时,将容量调整电极层接入多层陶瓷电容器的容量电路中,以弥补多层陶瓷电容器在印刷和叠层工序中所造成的容量损失。
0本发明是通过如下方案实现的:
第一方面,本发明提供一种多层陶瓷电容器的制备方法,包括以下步骤:
S1:提供多个第一陶瓷膜片、多个第二陶瓷膜片和至少一个第三陶瓷膜片,其中,所述第一陶瓷膜片上印刷有第一容量电极层,所述第二陶瓷膜片上印刷有第二容量电极层,所述
第三陶瓷膜片上印刷有容量调整电极层;
5S2:将多个所述第一陶瓷膜片和多个所述第二陶瓷膜片交替层叠得到层叠基板;
S3:在所述层叠基板的上方和/或下方层叠一个所述第三陶瓷膜片并压合后,得到层叠体;
S4:将其中一个所述层叠体在内电极长度方向按第一切割线纵向、内电极宽度方向上横向进行全部或部分切割后排胶、烧结,得到多个陶瓷主体样品;
S5:将多个所述陶瓷主体样品倒角研磨;
S6:将多个研磨后的所述陶瓷主体样品从研磨媒介及陶瓷碎屑中分选出,分别在每个所述研磨后的陶瓷主体样品的左右两端附上两个外电极,得到多个多层陶瓷电容器样品,其中,所述容量调整电极层不与所述外电极接触;
S7:测量所述多层陶瓷电容器样品的容值,判断所述多层陶瓷电容器样品的容值是否低于预定阈值,如果是,将其他所述层叠体调整切割机参数改变纵向切割位置按第二切割线进行切割后排胶、烧结,其中,改变切割位置后使得所述多层陶瓷电容器的容量调整电极层的一边暴露于陶瓷体的一端,以便与其中一个所述外电极接触。
进一步地,步骤S7中,测量所述多层陶瓷电容器样品的容值,判断所述多层陶瓷电容器样品的容值是否低于预定阈值,包括以下步骤:
分别测量每个所述多层陶瓷电容器样品的容值,并获取多个所述多层陶瓷电容器样品的容值的平均值;
判断该平均值是否低于预定阈值。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市微容电子元器件有限公司,未经深圳市微容电子元器件有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202211692430.5/2.html,转载请声明来源钻瓜专利网。