[发明专利]阵列基板和显示面板在审
申请号: | 202310480782.2 | 申请日: | 2023-04-27 |
公开(公告)号: | CN116594233A | 公开(公告)日: | 2023-08-15 |
发明(设计)人: | 李瑶;吴川;曹中林;易文玉;韦东梅;冯亚娟;陈杰;康报虹 | 申请(专利权)人: | 惠科股份有限公司 |
主分类号: | G02F1/1362 | 分类号: | G02F1/1362;G02F1/1343 |
代理公司: | 深圳市威世博知识产权代理事务所(普通合伙) 44280 | 代理人: | 强珍妮 |
地址: | 518101 广东省深圳市宝安区石岩街道石龙社区*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 阵列 显示 面板 | ||
1.一种阵列基板,所述阵列基板包括:
第一衬底,以及依次形成于所述第一衬底一侧的第一金属层、第二金属层和第一透明导电层;所述第一金属层用于形成金属公共电极和扫描线;所述第二金属层用于形成数据线和薄膜晶体管的漏极;所述第一透明导电层用于形成公共电极层;所述数据线与所述扫描线纵横交错限定多个像素区域,每个所述像素区域包括一个像素;
还包括第二透明导电层,所述第二透明导电层用于形成所述像素的像素公共电极;
其特征在于,所述像素公共电极包括多条沿所述数据线的延伸方向延伸设置的像素电极分支;
所述金属公共电极位于相邻两条所述扫描线之间,并将对应所述像素区域内的所述像素电极分支分割为彼此绝缘设置的第一像素电极分支和第二像素电极分支;
所述薄膜晶体管包括一对所述漏极;在所述数据线的延伸方向上,位于不同所述像素区域内且相邻的所述第一像素电极分支和所述第二像素电极分支分别连接同一所述薄膜晶体管的不同的所述漏极。
2.根据权利要求1所述的阵列基板,其特征在于,所述第一像素电极分支靠近对应所述扫描线的一端与所述漏极连接;所述第二像素电极分支靠近对应所述扫描线的一端与所述漏极连接。
3.根据权利要求2所述的阵列基板,其特征在于,所述薄膜晶体管设置于所述扫描线与所述数据线的交叉处且位于所述像素区域;所述薄膜晶体管包括第一漏极和第二漏极;所述第一漏极连接于所述第一像素电极分支,所述第二漏极跨对应所述扫描线连接于所述第二像素电极分支。
4.根据权利要求1所述的阵列基板,其特征在于,所述第一像素电极分支的配向方向和所述第二像素电极分支的配向方向相同;
或,所述第一像素电极分支的配向方向与所述第二像素电极分支的配向方向不同,且沿所述扫描线的延伸方向对称设置。
5.根据权利要求1所述的阵列基板,其特征在于,所述像素公共电极还包括与所述像素电极分支靠近所述扫描线的端部连接的像素电极主干,所述像素电极主干沿所述扫描线的延伸方向设置。
6.根据权利要求1所述的阵列基板,其特征在于,在所述数据线的延伸方向上,相邻所述像素区域中的所述像素对应的颜色相同。
7.根据权利要求1所述的阵列基板,其特征在于,所述薄膜晶体管为氧化物薄膜晶体管,所述第二透明导电层位于所述第一透明导电层远离所述第一衬底的一侧;
或,所述薄膜晶体管为非晶硅薄膜晶体管,所述第二透明导电层位于所述第二金属层和所述第一金属层之间。
8.根据权利要求1所述的阵列基板,其特征在于,所述第一透明导电层和所述第二透明导电层均为氧化铟锡。
9.一种显示面板,其特征在于,所述显示面板包括:
阵列基板,所述阵列基板为权利要求1至8中任一项所述的阵列基板;
彩膜基板,与所述阵列基板相对设置;
液晶层,设置于所述阵列基板和所述彩膜基板之间。
10.根据权利要求9所述的显示面板,其特征在于,所述彩膜基板包括第二衬底,以及设置于所述第二衬底靠近所述阵列基板一侧的色阻层和遮光层;所述色阻层对应像素设置,所述遮光层位于所述色阻层的侧面且在第一衬底上的投影覆盖金属公共电极。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于惠科股份有限公司,未经惠科股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202310480782.2/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种四边形张力腿浮式风电基础平台
- 下一篇:一种用户意图的智能识别系统