[其他]用于晶体管-晶体管逻辑电路型门的可调的加速电路无效
申请号: | 85109185 | 申请日: | 1985-12-18 |
公开(公告)号: | CN1004042B | 公开(公告)日: | 1989-04-26 |
发明(设计)人: | 凯文·M·欧文 | 申请(专利权)人: | 得克萨斯仪器公司 |
主分类号: | 分类号: | ||
代理公司: | 上海专利事务所 | 代理人: | 冯晓明 |
地址: | 美国.得克萨斯州752*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 用于 晶体管 逻辑电路 可调 加速 电路 | ||
1、一种跃变加速电路具有:
接收输入电压跃变并对其作出响应而产生驱动电流的输入晶体管14;
连接在输出结点和地之间并连到上述输入晶体管的下拉(pulldown)晶体管16,该晶体管接收从上述输入晶体管来的驱动电流,并对其作出响应使电流从输出结点流到地;
连接在上述输出结点和高压电源之间,并响应加到其基极的上拉(pull up)基极电流使电流从上述高压电源流到上述输出结点的上拉(pull up)晶体管28;
具有一输出连到上述上拉晶体管的基极以提供其电流驱动的电流放大器30;
其特征在于设有副加速电路,该电路包括:
从上述上拉晶体管连到上述输入晶体管、以便响应上述输入电压跃变经上述输入晶体管将附加驱动电流加到上述下拉晶体管的单向导电元件32,上述导电元件将上述附加驱动电流加到上述下拉晶体管的输出电压下降到预定电压电平为止;及
从上述上拉晶体管的基极通到上述输出结点的可调电导通路46,该通路可调地建立的电导量可使最终的低输出电压电平低于上述预定电压电平。
2、如权利要求1所述的电路,其特征在于还包括连到上述输入晶体管的加速晶体管42,该加速晶体管经上述输入晶体管提供附加电流驱动给上述下拉晶体管;及从高压电源到上述上拉晶体管基极的偏置电流通路。
3、如权利要求1所述的电路,其特征在于上述可调电导通路为可变电阻。
4、如权利要求1所述的电路,其特征在于上述单向导电元件为肖特基二极管。
5、如权利要求2所述的电路,其特征在于上述偏置电流通路包括从高压电源连到上述加速晶体管的基极的电阻48,及从上述加速晶体管基极连到上述上拉晶体管基极的肖特基二极管44。
6、如权利要求5所述的电路,其特征在于上述加速晶体管具有连到上述输入晶体管的集电极的发射极,及连到上述高压电源的集电极。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于得克萨斯仪器公司,未经得克萨斯仪器公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/85109185/1.html,转载请声明来源钻瓜专利网。
- 同类专利
- 专利分类