[发明专利]具有最新分配比特的数据处理器及其操作方法无效
申请号: | 94102516.0 | 申请日: | 1994-02-25 |
公开(公告)号: | CN1095506A | 公开(公告)日: | 1994-11-23 |
发明(设计)人: | 小马文·A·登曼 | 申请(专利权)人: | 莫托罗拉公司 |
主分类号: | G06F9/06 | 分类号: | G06F9/06;G06F15/00 |
代理公司: | 中国国际贸易促进委员会专利商标事务所 | 代理人: | 陆立英 |
地址: | 美国伊*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 具有 最新 分配 比特 数据 处理器 及其 操作方法 | ||
1、一种数据处理器(10),其特征在于包括:
许多执行单元(12),所述执行单元可运行来实行一个指令集,该指令集中至少有一条指令需要一个操作数,该指令集中至少有一条指令产生一个结果;
与至少一个执行单元相连接的许多结构寄存器(16),所述结构寄存器定期地从产生一个结果的至少一条指令那里接收该结果;和
与诸如执行单元中至少一个以及与许多结构寄存器相连的一个再命名缓存器(14),所述再命名缓存器定期地对产生个结果的至少一条指令来的结果进行接收和存储,每个接收的结果是与诸结构寄存器中选择的一个结构寄存器相关联的,再命名缓存器定期地从请求一个操作数的至少一条指令那里接收关于操作数的请求,所请求的操作数是与诸结构寄存器中第一选择的结构寄存器相关联的,再命名缓存器可运行来向请求的执行单元传送一个接收的结果,所传送的接收结果出自一组接收结果,该组接收结果中的每一个接收结果是与诸如结构寄存器中第一选择的结构寄存器相关联的。
2、根据权利要求1的数据处理器,其特征在于,再命名缓存器还包括:
许多存储器单元(35),每个存储器单元可运行来存储接收的结果、一个表片与该接收结果相关联的结构寄存器堆标识符及一个与该接收结果相关联的第一最新分配比特(MRA);和
与许多存储器单元相连接的传送电路(14,18),该传送电定定期地接收对结构寄存器之一作出标识的一个第一标识符,将该标识符存储入存储器单元中预定的一个存储器单元内,将与存储器单元之中该预定的一个存储器单元相关联的第一最新分配比特置位于第一逻辑状态,将一个存储器单元子集中的每一个最新分配比特置位于第一逻辑状态,该存储器单元子集内的每个存储器单元包含有一个第二标识符,它逻辑上等价于所述存储器单元中预定的一个存储器单元的第一标识符,和传送电路向执行单元之一传送一个选择的接收结果。
3、根据权利要求2的数据处理器,其特征在于,每个存储器单元包含有珍上与第一第一最新分配比特相关联的第二最新分配比特(SHADOW MRA),和其中传送电路的运行可根据一个预定的条件,将每个第一最新分配比特存储入一个相关的第二最新分配比特位置中。
4、根据权利要求3的数据处理器,其特征在于,所述预定条件是一个推测转移指令。
5、根据权利要求4的数据处理器,其特征在于,传送电路包含有标识符电路,以向执行单元之一传送一个选择的接收结果的地址(再命名标识符,RENAE TAG)。
6、根据权利要求5的数据处理器,其特征在于,许多存储器单元的每一个还包含有一个有效比特和一个数据存在比特,有效比特代表第一逻辑状态中的一个有效标识符,数据存在在比特代表第一逻辑状态中一个有效的接收结果,和其中选择的接收结果包含有一个结构寄存器堆标识符、一个有效比特、一个第一最新分配比特和一个数据存在比特,逻辑状态上分别对应于结构寄存器中第一选择的结构寄存器、有效比特的第一逻辑状态、第一最新分配比特的第一逻辑状态和数据存在比特的第一逻辑状态。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于莫托罗拉公司,未经莫托罗拉公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/94102516.0/1.html,转载请声明来源钻瓜专利网。