[发明专利]收端再调整减小抖动的方法及装置无效

专利信息
申请号: 94105319.9 申请日: 1994-05-20
公开(公告)号: CN1100855A 公开(公告)日: 1995-03-29
发明(设计)人: 王建利;冯重熙 申请(专利权)人: 清华大学;北京华环电子有限公司
主分类号: H04L1/00 分类号: H04L1/00;H04L25/08
代理公司: 清华大学专利事务所 代理人: 廖元秋
地址: 10008*** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 再调整 减小 抖动 方法 装置
【权利要求书】:

1、一种收端再调整减小抖动的方法,其特征在于,仅在码速恢复端对带缺口的输入时钟进行再调整,具体步骤包括:

(1)产生一个不含低频抖动的高速调整时钟;

(2)将所说的输入时钟与输出时钟进行比相,输出一相位差信号;

(3)将所说的相位差信号进行低通滤波;

(4)将滤波后的信号与一组非线性调整门限进行比较,每当该信号值超过一个所说的门限值时,则从所说的调整时钟中扣除一个脉冲;

(5)将经过扣除后的时钟作为所说的输出时钟输入到串接的锁相环中。

2、如权利要求1所述的方法,其特征在于,所说的高速调整时钟是从接收码流中恢复出的时钟在每帧的固定位置经过适当数目脉冲扣除而得到的。

3、如权利要求1所述的方法,其特征在于,所说的高速调整时钟是从接收端的发送时钟在每帧的固定位置经过适当数目脉冲扣除而得到的。

4、如权利要求1所述的方法,其特征在于,所说的高速调整时钟是用一个独立于系统的时钟振荡源产生的。

5、如权利要求1所述的方法,其特征在于,所说的对输出时钟与输入时钟进行比相的方法为:设置一可逆计数器,将其可能的取值以相同的区间长度△c划分为N个区间,每到来一个所说的输入时钟脉冲,该可逆计数器的值增加一,每到来一个所说的输出时钟脉冲,该可逆计数器的值则减小一,得到所说的相位差信号值;所说的一组非线性调整门限产生方法是,将可能的扣除间隔(即门限)划分为N个离散值Ji(i=1,2,……,N),Ji<Ji+1,且相邻间隔的差值非均匀,即△Ji=Ji+1-Ji<△Ji+1=Ji+2-Ji+1

6、如权利要求5所述的方法,其特征在于,所说的一组非线性调整门限取值方法为(Ji+1-Ji)/Ji为一固定值。

7、如权利要求1、2、3、4、5、或6所述的方法,其特征在于,所说的调整时钟频率的选择方法是使调整时钟频率fg与所说的输入时钟频率fg之差△f值在码速恢复平滑锁相环的低通截止频率fL的10倍到15倍之间,即10fL<△f<15fL

8、如权利要求3或4所述的方法,其特征在于使所说的输入时钟脉冲与输出时钟脉冲之间距离大于一个触发器的反转时间。

9、采用如权利要求1所述方法的收端再调整装置,其特征在于包括用于记录所说输入钟与输出钟脉冲个数的差值的可逆计数器,用于产生所说的一组非线性调整门限的扣除间隔产生电路,对所说可逆计数器的计数值选取一个扣除间隔的选通电路,对所说调整时钟的脉冲进行扣除的扣除电路。

10、如权利要求9所述的装置,其特征在于还包括一予处理器,它由能产生一个宽度为触发器翻转时间三倍的窄脉冲的窄脉冲产生电路,将所说输入、输出时钟脉冲宽度压缩的两个脉冲压缩电路,对所说输入、输出时钟进行相位检测的相位检测电路所组成的。

11、如权利要求10所述的装置,其特征在于所说的选通电路及扣除间隔产生电路均由一组组合逻辑门电路构成。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于清华大学;北京华环电子有限公司,未经清华大学;北京华环电子有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/94105319.9/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top