[实用新型]存贮器扩展装置无效
申请号: | 94212823.0 | 申请日: | 1994-06-02 |
公开(公告)号: | CN2184224Y | 公开(公告)日: | 1994-11-30 |
发明(设计)人: | 李经建;贾玉坤 | 申请(专利权)人: | 天津市新星电子公司 |
主分类号: | G06F12/00 | 分类号: | G06F12/00 |
代理公司: | 小松专利事务所 | 代理人: | 陈祚龄 |
地址: | 300192 *** | 国省代码: | 天津;12 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 存贮器 扩展 装置 | ||
1、存贮器扩展装置,包括用户缓存存贮器U1,PPU字符发生器U2,地址译码器U3,锁存器U4和掩膜只读存贮器U6;其特征在于:
(a)U6的D0--D7端接CPU数据总线DB0--DB7,U6的A0--A14端接CPU地址总线AB0-AB14,U6的AB15-AB18端与锁存器U4的Q0--Q3端连接;锁存器U4的P0--P3端与地址总线DB0-DB3连接;
(b)用户缓存存贮器U1的A0--A12端接CPU地址总线中AB0-AB12,U1的D0-D7端接数据总线DB0-DB7,U1的端与地址译码器U3的6端连接,端接CPU读/写状态线R/;
(c)PPU字符发生器U2的D0--D7端分别与PPU数据总线的AD0--AD7连接,U2的A0--A12端接PPU地址总线A0′--A12′,端接PPU地址线t的A13′,端接PPU读写状态线R/,端接PPU字符发生器输出允许-OE′端;
(d)扩展接口J1的A1端接地,A2--A13端接CPU地址总线的AB11--AB0,A14端接R/,A18接PPU地址总线的A10′,A19--A25接PPU地址总线的A6′--A0′,A26--A29端接PPU数据总线的AD0--AD3,B2端接CPU时钟CLK,B3--B5端接CPU地址总线中AB12,AB13,AB14,B6-B13端接CPU数据总线DB7--DB0,B14接CPU地址译码8000-FFFF,B17接CPU读/写状态线R/,B20--B29端接PPU地址总线A7′--A13′,B27--B30接PPU数据总线AD7--AD4。
2、根据权利要求1所述的存贮器扩展装置,其特征在于:用户缓存存贮器U1及PPU字符发生器U2的型号为6264,地址译码器U3的型号为74LS20,锁存器U4的型号为74LS161;掩膜只读存贮器U6是4M位,型号为274096,扩展接口J1为60Pin。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于天津市新星电子公司,未经天津市新星电子公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/94212823.0/1.html,转载请声明来源钻瓜专利网。