[发明专利]用于处理器系统的一线通用异步收发信机无效
申请号: | 97192793.6 | 申请日: | 1997-03-05 |
公开(公告)号: | CN1212771A | 公开(公告)日: | 1999-03-31 |
发明(设计)人: | 安德斯·库里格;温德尔·L·利特尔;马修·K·艾德姆斯 | 申请(专利权)人: | 达拉斯半导体有限公司 |
主分类号: | G06F13/38 | 分类号: | G06F13/38 |
代理公司: | 上海专利商标事务所 | 代理人: | 钱慰民 |
地址: | 美国得*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 用于 处理器 系统 一线 通用 异步 收发 | ||
1.一种能在一线网络上通信的处理器系统,其特征在于,包括:
微处理器,
第一通用异步收发信机(UART),它与所述微处理器相连,所述第一UART适应第一单线总线上的通信。
2.如权利要求1所述的处理器系统,其特征在于,所述第一UART是所述第一单线总线上的副装置。
3.如权利要求2所述的处理器系统,其特征在于,所述副装置包括可以在所述第一单线总线上通信的标识符。
4.如权利要求1所述的处理器系统,其特征在于,所述第一UART是所述第一单线总线上的主装置。
5.如权利要求1所述的处理器系统,其特征在于,所述第一单线总线是一线总线,所述一线总线适应使用一线协议。
6.如权利要求1所述的处理器系统,其特征在于,还包括第二UART,所述第二UART与所述微处理器相连,适应第二单线总线上的通信。
7.如权利要求6所述的处理器系统,其特征在于,所述第二UART是所述第二单线总线上的副装置。
8.如权利要求7所述的处理器系统,其特征在于,所述第二UART包括可以在所述单线总线上通信的标识符。
9.如权利要求6所述的处理器系统,其特征在于,所述第二UART是所述第二单线总线上的主装置。
10.如权利要求6所述的处理器系统,其特征在于,所述第二单线总线是适应使用一线协议的一线总线。
11.如权利要求1所述的处理器系统,其特征在于,所述第一UART通过循环缓存器与所述微处理器通信。
12.一种集成电路,其特征在于,包括:
微处理器,
适应在一线数据网络上通信的第一UART。
13.如权利要求12所述的集成电路,其特征在于,还包括第二UART。
14.如权利要求13所述的集成电路,其特征在于,所述第二UART适应单线数据网络上的通信。
15.如权利要求12所述的集成电路,其特征在于,所述第一UART是所述一线网络上的副装置。
16.如权利要求15所述的集成电路,其特征在于,所述第一UART包括识别装置。
17.如权利要求12所述的集成电路,其特征在于,所述第一UART是所述一线网络上的主装置。
18.如权利要求12所述的集成电路,其特征在于,所述微处理器用于至少控制一个其它的装置。
19.如权利要求18所述的集成电路,其特征在于,至少一个所述其它的装置是锁。
20.如权利要求12所述的集成电路,其特征在于,所述微处理器至少用于进行以下的一项操作:控制入口、验证标识符、控制操作,和计值单位兑换。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于达拉斯半导体有限公司,未经达拉斯半导体有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/97192793.6/1.html,转载请声明来源钻瓜专利网。