[发明专利]用于处理器系统的一线通用异步收发信机无效
申请号: | 97192793.6 | 申请日: | 1997-03-05 |
公开(公告)号: | CN1212771A | 公开(公告)日: | 1999-03-31 |
发明(设计)人: | 安德斯·库里格;温德尔·L·利特尔;马修·K·艾德姆斯 | 申请(专利权)人: | 达拉斯半导体有限公司 |
主分类号: | G06F13/38 | 分类号: | G06F13/38 |
代理公司: | 上海专利商标事务所 | 代理人: | 钱慰民 |
地址: | 美国得*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 用于 处理器 系统 一线 通用 异步 收发 | ||
本申请涉及以下美国专利申请:
J&G的案卷号 发明名称 发明人
20661-00465 验证软件用的硬件 Little等人
20661-00468 可编程自适应定时 Curry等人
所有相关申请随本申请于同一天提交,转让给本发明的受让人,特此按本参照将其全部引入。
以下是共同受让人的申请和专利,它们包括相关的内容,特此按参考资料将其全部引入。
申请号 发明名称 发明人
08/346,556 电/机入口控制系统和方法 Glick等人
08/220,425 电/机入口控制系统 Glick等人
08/492,660 具有三种电子禁用模式的电子密钥 Pearson等人
08/331,255 一线总线结构 Lee等人
08/347,913 将单线上多路复用的信号转换成三线Lee等人
的系统和方法
08/347,912 命令数据协议 Lee等人
专利号 发明名称 发明人
5,210,846 单线总线结构 Lee等人
5,398,326 数据通信方法 Lee等人
发明背景
本发明的技术领域
本发明涉及与微处理器相关的电路。比较具体地说,本申请涉及与微处理器一起工作的通用异步收发信机(UART)。本发明的UART实施例体现了达拉斯(Dallas)半导体有限公司开发的一线总线(one-wire bus)技术和协议。还有,本发明包括与微处理器一起工作的一线UART设计,该设计在诸如加锁机构等入口控制系统中使用。可使加锁机构联网。
相关领域的描述
许多基于微处理器的电路必须通过数据总线与其它电子装置通信。在许多情况下,用通用异步收发信机(UART)使微处理器接收和发送与其它装置来往的数据。UART将来自一种类型数据线的并行或串行数据翻译成微处理器可以理解的数据格式。总线和微处理器可以不同的时钟速率或通过不同的协议运行。UART可用单时钟或双时钟进行接收和发送,并且能够用异步或同步模式进行数据接收/发送。
各家公司生产用于并行总线和多线串行总线(例如,RS232和I2C总线)的UART。到目前为止,没有一种UART能够在单线总线上工作。特别是,需要一种能与微处理器和一线总线一起工作的UART。
发明内容
本发明是一种处理器系统,该系统包括适应在一线总线上工作的UART。UART可以是一线总线上的主装置或副装置。如果UART是副装置,它应该包含独一标识符,以便将UART与连接至一线总线的其它装置区别开。
另外,本发明可以包括一块集成电路,该集成电路至少包括微处理器和一个或多个UART,其中至少一个UART是适应在一线或单线数据总线或网络上通信的UART。
附图概述
参照形成本说明书一部分的附图,考虑以下描述和权利要求书,将更清楚本发明的其它目的、特征和特点、结构中相关元件的工作方式和功能,以及部件的组合和制造的经济。附图中:
图1是一方框图,示出了一线处理器系统的第一实施例;
图2是一时序图,它依照一线通信协议详细画出了各种信息的时段;
图3是一方框图,示出了一线处理器系统和第二实施例。
较佳实施例的详细描述
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于达拉斯半导体有限公司,未经达拉斯半导体有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/97192793.6/2.html,转载请声明来源钻瓜专利网。