[发明专利]具有可变输出阻抗的输出缓冲电路无效
申请号: | 98111751.1 | 申请日: | 1998-12-24 |
公开(公告)号: | CN1221217A | 公开(公告)日: | 1999-06-30 |
发明(设计)人: | 丸山繁 | 申请(专利权)人: | 日本电气株式会社 |
主分类号: | H01L25/00 | 分类号: | H01L25/00 |
代理公司: | 中原信达知识产权代理有限责任公司 | 代理人: | 穆德骏 |
地址: | 日本*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 具有 可变 输出 阻抗 缓冲 电路 | ||
本发明涉及一种具有可变输出阻抗的输出缓冲电路,特别是,涉及一种该输出缓冲电路的改进,从而以较小尺寸的电路获得较高速度。
通常,只要信号传输速度较高,就要求输出缓冲电路适用于低振幅信号。为了应用,有必要沿信号传输线除去或降低所传输数据信号的反射。反射的消除通常是通过输出缓冲电路的输出阻抗与所连接的信号传输线的阻抗之间的阻抗匹配来实现的。阻抗匹配可通过具有可变输出阻抗的输出电路来获得的。
图1表示具有可变输出阻抗的常用输出缓冲电路。缓冲电路包括:阻抗控制端21;上拉部分26,其包括并联的nMOS晶体管27-29;比较器15;UP/DOWN计数器16;或非门阵列30;其包括或非门31-33;和输出部分34,其包括并联的nMOS晶体管35-37。
阻抗控制端21通过上拉部分26连接于电源线Vcc上,并且通过在具有输出缓冲电路的半导体器件芯片外部所提供的外部电阻14而接地。比较器15可将阻抗控制端21的电位相对于Vcc/2电压电平进行比较,以便基于比较结果将高电平或低电平提供给UP/DOWN计数器16。UP/DOWN计数器16可通过时钟输入端23接收计数时钟信号103,如果阻抗控制端21的电位低于Vcc/2的话,对计数时钟信号的时钟脉冲进行上行计数,如果阻抗控制端21的电位高于Vcc/2的话,对计数时钟信号的时钟脉冲进行下行计数。
UP/DOWN计数器16的编码输出104-106可提供给上拉部分26中的nMOS晶体管27-29的各栅极上,并提供给或非门阵列30中的或非门31-33的各第一输入端。如果如果阻抗控制端21的电位低于Vcc/2的话,阻抗控制端21的电位可通过增加其导通电流而由上拉部分26中的nMOS晶体管27-29来升高,而如果阻抗控制端21的电位高于Vcc/2的话,阻抗控制端21的电位可通过nMOS晶体管27-29来降低。在迭代控制以后,上拉部分26中的nMOS晶体管27-29进入到稳定状态,其中nMOS晶体管27-29的整个电阻实质上等于外部电阻14的阻值。由此,阻抗控制端21实质上处在Vcc/2下,同时经受1比特编码输出104-106的微小UP/DOWN控制。
另一方面,提供给或非门阵列30中或非门31-33各第一输入端的编码输出104-106可采用通过数据输入端14提供给或非门31-33各第二输入端的数据信号108来进行或非处理。或非处理的数据可提供给输出部分34中nMOS晶体管35-37的各栅极,并且类似于上拉部分26中nMOS晶体管27-29的导通电阻那样可控制输出部分36中nMOS晶体管35-37的导通电阻。在上拉部分26进入稳定状态以后,只要通过数据输入端24所提供的数据信号108处于L电平下,在输出缓冲电路输出端25上的输出阻抗就可以通过nMOS晶体管35-37的整个导通电阻来确定,其可以通过晶体管25-27的整个导通电阻和nMOS晶体管27-29整个晶体管大小与nMOS晶体管37-39整个晶体管大小的比来确定。由此,可以在高电平信号传输过程中,根据外部电阻14的导通电阻控制输出端25处的输出阻抗。外部电阻14的阻值可以通过外部选择为任意值,以便除去信号反射。
在常用输出缓冲电路中,用以接收数据信号108的数据输入端24由于许多或非门31-33连接于数据输入端24上而具有大的寄生电容,其会阻止高速信号传输。
另外,在上拉部分26中nMOS晶体管27-29的数量和输出部分34中nMOS晶体管35-37的数量较大,从而会增加输出缓冲电路的电路尺寸。
因此,本发明的目的就是制造一种具有可变输出阻抗的输出缓冲电路,其具有较小的电路尺寸并具有高速信号传输。
本发明提供一种输出缓冲电路,其包括:阻抗控制端;连接于阻抗控制端与电源线之间的上拉部分,用以控制阻抗控制端的电位;比较器,用以将阻抗控制端电位与一个基准电位进行比较,以便输出比较结果信号;阻抗控制部分,用以接收比较结果信号,以便根据阻抗控制端的电位输出模拟控制信号;输出部分,其连接于电源线与输出端之间,用以接收输入数据信号,以便将输出端耦合到电源线上,由此根据输入数据信号输出输出数据信号;其中所述的模拟控制信号,其可控制上拉部分与输出部分二者的阻抗。
根据本发明的输出缓冲电路,由阻抗控制部分所提供的模拟控制信号可降低上拉部分和输出部分的电路尺寸,并且与常用输出缓冲电路相比还可减小寄生电容,由此增加了信号传输速度。
本发明的上述和其他目的、特征和优点将通过参照附图进行的下列描述而变得更加清楚。
图1是常用输出缓冲电路的方框图;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于日本电气株式会社,未经日本电气株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/98111751.1/2.html,转载请声明来源钻瓜专利网。
- 上一篇:螺帽及设在其上的拧紧装置
- 下一篇:具有可变轴旋转速度的直接存取存储装置
- 同类专利
- 专利分类