[发明专利]CMOS处理过程有效
申请号: | 00808861.6 | 申请日: | 2000-04-17 |
公开(公告)号: | CN1355933A | 公开(公告)日: | 2002-06-26 |
发明(设计)人: | A·瑟德贝里 | 申请(专利权)人: | 艾利森电话股份有限公司 |
主分类号: | H01L21/336 | 分类号: | H01L21/336;H01L21/8238 |
代理公司: | 中国专利代理(香港)有限公司 | 代理人: | 王岳,李亚非 |
地址: | 瑞典斯*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 一种在低压CMOS处理过程中不用额外的处理步骤即可产生高压CMOS晶体管的方法。该高压MOS晶体管意于用作模拟线驱动器并在用作低压AD/DA转换器的同一硅区上产生。这样,低压块和高压块就可直接彼此兼容,例如具有相同的阈值电压,这种方法也使总方案的设计得以简化。 | ||
搜索关键词: | cmos 处理 过程 | ||
【主权项】:
1.一种在CMOS处理过程中在一衬底上与低电压NMOS晶体管和低电压PMOS晶体管一起产生高电压MOS晶体管的方法,包括:在衬底上产生一掩膜,以其开口确定用于高电压MOS晶体管和低电压PMOS晶体管的n阱区在衬底中的所在位置;通过所述掩膜开口对衬底掺杂,以在同一处理步骤中产生高电压MOS晶体管和低电压PMOS晶体管二者的n阱区;去除该掩膜;在该基片上沉积一个保护膜;对高电压MOS晶体管以及低电压NMOS和PMOS晶体管二者的源极、栅极和漏极区所在处以外的地方去掉该保护膜;使该衬底暴露于氧化性气体中,以在未被保护膜复盖的区域上产生氧化物;去掉保护膜的其余部分;通过在衬底上产生薄的栅极氧化物以及在其上沉积多晶硅层和使该多晶硅层形成图案,来为高电压MOS晶体管以及低电压NMOS和PMOS晶体管二者确定栅极区,在同一处理步骤中,确定低电压NMOS晶体管和高电压MOS晶体管二者的漏极区和源极区所对应的n+区。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于艾利森电话股份有限公司,未经艾利森电话股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/00808861.6/,转载请声明来源钻瓜专利网。
- 同类专利
- 专利分类
H01 基本电气元件
H01L 半导体器件;其他类目中不包括的电固体器件
H01L21-00 专门适用于制造或处理半导体或固体器件或其部件的方法或设备
H01L21-02 .半导体器件或其部件的制造或处理
H01L21-64 .非专门适用于包含在H01L 31/00至H01L 51/00各组的单个器件所使用的除半导体器件之外的固体器件或其部件的制造或处理
H01L21-66 .在制造或处理过程中的测试或测量
H01L21-67 .专门适用于在制造或处理过程中处理半导体或电固体器件的装置;专门适合于在半导体或电固体器件或部件的制造或处理过程中处理晶片的装置
H01L21-70 .由在一共用基片内或其上形成的多个固态组件或集成电路组成的器件或其部件的制造或处理;集成电路器件或其特殊部件的制造
H01L 半导体器件;其他类目中不包括的电固体器件
H01L21-00 专门适用于制造或处理半导体或固体器件或其部件的方法或设备
H01L21-02 .半导体器件或其部件的制造或处理
H01L21-64 .非专门适用于包含在H01L 31/00至H01L 51/00各组的单个器件所使用的除半导体器件之外的固体器件或其部件的制造或处理
H01L21-66 .在制造或处理过程中的测试或测量
H01L21-67 .专门适用于在制造或处理过程中处理半导体或电固体器件的装置;专门适合于在半导体或电固体器件或部件的制造或处理过程中处理晶片的装置
H01L21-70 .由在一共用基片内或其上形成的多个固态组件或集成电路组成的器件或其部件的制造或处理;集成电路器件或其特殊部件的制造