[发明专利]紧密耦合式多处理器的快速多线程执行有效
申请号: | 00815129.6 | 申请日: | 2000-07-31 |
公开(公告)号: | CN1384935A | 公开(公告)日: | 2002-12-11 |
发明(设计)人: | U·克拉尼奇;D·S·克里斯蒂 | 申请(专利权)人: | 先进微装置公司 |
主分类号: | G06F9/48 | 分类号: | G06F9/48;G06F9/38 |
代理公司: | 北京纪凯知识产权代理有限公司 | 代理人: | 戈泊,程伟 |
地址: | 美国加利*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 一种包含形式为对称式多重处理系统的多个紧密耦合的处理器架构。特殊的耦合机制可让该多处理器架构有效率地平行地以推测方式执行多个执行线程。操作系统一般负责安排各执行线程在一多处理器系统中的各可用处理器间的执行时程。平行多线程执行的一个问题在于操作系统安排执行线程执行的时程时所涉及的控管作业使得较短的程序代码区段无法有效率地利用平行多线程执行。因此,无法达到平行多线程执行的效能。本发明以对称式多重处理系统的形式包含额外的电路,该系统可在不涉及操作系统且没有操作系统的固有控管作业的情形下,对多个处理器上的多个执行线程进行时程安排及推测式执行。其有利之处在于平行多线程执行更有效率,并可提升效能。 | ||
搜索关键词: | 紧密 耦合 处理器 快速 多线程 执行 | ||
【主权项】:
1.一种多处理器计算机,包含:多个处理器,其中该等处理器包含一寄存器文件、一重新排序缓冲区、及用来支持推测式多线程执行的电路;一重新排序缓冲区标记转换缓冲器;以及一执行线程控制装置,其中该执行线程控制装置的配置被设定为储存并传输该等处理器间的指令,其中该等指令支持在该等处理器上以推测方式执行各执行线程,其中可以平行方式执行该等执行线程。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于先进微装置公司,未经先进微装置公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/00815129.6/,转载请声明来源钻瓜专利网。
- 上一篇:制造复合板材的工艺和设备
- 下一篇:车辆的排气消声器系统