[发明专利]同步型存储装置及其控制方法有效

专利信息
申请号: 200480044889.8 申请日: 2004-12-24
公开(公告)号: CN101120415A 公开(公告)日: 2008-02-06
发明(设计)人: 新林幸司 申请(专利权)人: 斯班逊有限公司;斯班逊日本有限公司
主分类号: G11C11/407 分类号: G11C11/407
代理公司: 北京纪凯知识产权代理有限公司 代理人: 程伟;王锦阳
地址: 美国加利*** 国省代码: 美国;US
权利要求书: 查看更多 说明书: 查看更多
摘要: 于DDR模式中,在从初期潜时(L=3)减去1后的时间点(L-1)计数信号BRDYB反转至低电平。藉此,相对于信号S(N1)/S(N1B)为逆相且延迟后的信号S(N1BD)/S(N1D)被输出,于两者的高电平期间内内部时钟脉冲CKI成为高电平。此乃与外部时钟脉冲CLK的两波缘同步而进行,且开始两倍频率的输出。在初期潜时的计数期间的初期潜时的计数完了直前的外部时钟脉冲循环中内部时钟脉冲CKI切换为2倍频率。此外,有效旗标RDY于2倍频率的第2循环迁移至高电平。
搜索关键词: 同步 存储 装置 及其 控制 方法
【主权项】:
1.一种同步型存储装置,其可在与外部时钟脉冲的其中任一方波缘同步而进行存取动作的第1动作模式和与外部时钟脉冲的两波缘同步而进行存取动作的第2动作模式间进行切换,并且具有:(L-n)检测部,在计数从启动起的初期潜时(L)之间,计数前述外部时钟脉冲而检测从前述初期潜时(L)减去n(n为1以上且以0.5为单位的数值)的(L-n)时钟脉冲数;以及内部时钟脉冲生成部,在设定为前述第2动作模式时,因应从前述(L-n)检测部送出的检测信号,将内部时钟脉冲自与前述外部时钟脉冲的其中任一方波缘同步的第1时钟脉冲切换为与前述外部时钟脉冲的两波缘同步的第2时钟脉冲。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于斯班逊有限公司;斯班逊日本有限公司,未经斯班逊有限公司;斯班逊日本有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200480044889.8/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top