[发明专利]采用两相不均衡时钟方案的乘法数字模拟转换电路及应用有效

专利信息
申请号: 200710098686.2 申请日: 2007-04-25
公开(公告)号: CN101295985A 公开(公告)日: 2008-10-29
发明(设计)人: 郑晓燕;周玉梅 申请(专利权)人: 中国科学院微电子研究所
主分类号: H03M1/66 分类号: H03M1/66
代理公司: 中科专利商标代理有限责任公司 代理人: 周国城
地址: 100029*** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明涉及数字信号处理技术领域,公开了一种采用两相不均衡时钟方案运放共享的乘法数字模拟转换电路,包括第一级乘法数字模拟转换(MDAC)电路和第二级MDAC电路,所述第一级MDAC电路和第二级MDAC电路采用相同的有效位数和冗余位数;第二级MDAC电路中采样电容小于第一级MDAC电路中采样电容,第二级MDAC电路中反馈电容小于第一级MDAC电路中反馈电容;第一级MDAC电路的余差放大相时间大于第二级MDAC电路的余差放大相时间。本发明同时公开了一种应用两相不均衡时钟方案运放共享MDAC电路的流水线模数转换器(ADC)。利用本发明,充分利用了运放在每一相的功耗,减小了功耗的浪费。
搜索关键词: 采用 两相 均衡 时钟 方案 乘法 数字 模拟 转换 电路 应用
【主权项】:
1、一种采用两相不均衡时钟方案运放共享的乘法数字模拟转换电路,其特征在于,该电路包括:第一级乘法数字模拟转换MDAC电路,用于对接收自外部的差分信号in1和in2进行余差放大,将得到的差分信号out1_1和out2_1输出给第二级MDAC;第二级MDAC电路,用于对接收自第一级MDAC的差分信号out1_1和out2_1进行余差放大,并在另外一个时钟相将得到的差分信号在同一对差分节点out1和out2输出;所述第一级MDAC电路和第二级MDAC电路采用相同的有效位数和冗余位数;第二级MDAC电路中采样电容小于第一级MDAC电路中采样电容,第二级MDAC电路中反馈电容小于第一级MDAC电路中反馈电容;第一级MDAC电路的余差放大相时间大于第二级MDAC电路的余差放大相时间。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国科学院微电子研究所,未经中国科学院微电子研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200710098686.2/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top