[发明专利]数字通信系统中计算误差度量的装置和方法有效
申请号: | 200710128144.5 | 申请日: | 2007-07-06 |
公开(公告)号: | CN101262324A | 公开(公告)日: | 2008-09-10 |
发明(设计)人: | 刘明伦;邱荣梁 | 申请(专利权)人: | 联发科技股份有限公司 |
主分类号: | H04L1/20 | 分类号: | H04L1/20;H04L1/24 |
代理公司: | 北京三友知识产权代理有限公司 | 代理人: | 任默闻 |
地址: | 台湾省新竹*** | 国省代码: | 中国台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供了一种数字通信系统中计算误差度量的装置和方法。该装置包括:决定单元,用以接收输入数据流以产生至少一输入比特流。组合逻辑电路,耦接于决定单元,根据多项式误差校验方程式,对输入比特流的延迟比特和目前比特执行组合逻辑运算,以产生误差校验比特流。最后,累加器累加误差校验运算中结果为正确的试验次数,并且根据正确结果的次数,产生名义上的误差校验数。通过对输入比特流执行组合逻辑运算,以产生误差校验比特流,最终产生名义上的误差校验数,可以在数字通信系统中对误差度量进行更有效率的测量。 | ||
搜索关键词: | 数字通信 系统 计算 误差 度量 装置 方法 | ||
【主权项】:
1. 一种数字通信系统中计算误差度量的装置,包括:决定单元,用以接收输入数据流以产生至少一输入比特流;组合逻辑单元,耦接于所述的决定单元,用以根据多项式误差校验方程式,对所述的至少一输入比特流的延迟比特和目前比特执行组合逻辑运算,以产生误差校验比特流;以及累加器,耦接于所述的组合逻辑单元,用以累加所述的误差校验比特流的试验次数,并且根据所述的试验次数中正确结果的次数,产生名义上的误差校验数。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于联发科技股份有限公司,未经联发科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200710128144.5/,转载请声明来源钻瓜专利网。
- 上一篇:仪表插座组件
- 下一篇:将飞机发动机安装在发动机挂架的刚性结构上的方法