[发明专利]移位寄存器电路与其上拉单元有效
申请号: | 200710136909.X | 申请日: | 2007-07-23 |
公开(公告)号: | CN101354924A | 公开(公告)日: | 2009-01-28 |
发明(设计)人: | 曾名骏;郭鸿儒;黄建翔 | 申请(专利权)人: | 奇晶光电股份有限公司;奇美电子股份有限公司 |
主分类号: | G11C19/00 | 分类号: | G11C19/00;G11C19/28;G09G3/34 |
代理公司: | 北京市柳沈律师事务所 | 代理人: | 葛宝成;黄小临 |
地址: | 中国台*** | 国省代码: | 中国台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 一种移位寄存器电路与其上拉单元。此移位寄存器电路具有依序串接的数个移位寄存器,每一个移位寄存器至少包含移相单元和上拉单元,其中,移相单元接收第一输入信号、第一时钟信号和第二时钟信号,第一时钟信号的电平和第二时钟信号的电平互为反相,而上拉单元用于拉高输出端的输出信号至高电平。此上拉单元至少包含逻辑单元,其中,当移位寄存器操作在任何一种周期时,上拉单元并无电流路径产生。 | ||
搜索关键词: | 移位寄存器 电路 与其 单元 | ||
【主权项】:
1.一种移位寄存器电路,具有依序串接的多个移位寄存器,其中,每一所述移位寄存器至少包含:一移相单元,耦接一第一输入端、一第一时钟端和一第二时钟端,其中,该第一输入端、该第一时钟端和该第二时钟端分别用于接收一第一输入信号、一第一时钟信号和一第二时钟信号,该第一时钟信号的电平和该第二时钟信号的电平互为反相;以及一上拉单元,耦接于该移相单元和一输出端,其中,该上拉单元用于拉高该输出端的高电平的一输出信号,该上拉单元至少包含一逻辑单元,该逻辑单元具有与该移位电路耦接的至少二逻辑输入端;其中,当该第一输入信号为低电平时,在该逻辑单元中,无电流路径产生,该移相单元根据该第一输入信号和该第一时钟信号来决定一第一节点信号,该上拉单元根据一第二输入信号、该第一节点信号和该第二时钟信号来决定一第二节点信号,该输出信号根据该第一节点信号和该第二节点信号来决定。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于奇晶光电股份有限公司;奇美电子股份有限公司,未经奇晶光电股份有限公司;奇美电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200710136909.X/,转载请声明来源钻瓜专利网。