[发明专利]支持流水线纠错码和可配置操作的flash控制器及其控制方法无效

专利信息
申请号: 200710149833.4 申请日: 2007-09-07
公开(公告)号: CN101140809A 公开(公告)日: 2008-03-12
发明(设计)人: 汤江逊 申请(专利权)人: 炬力集成电路设计有限公司
主分类号: G11C29/42 分类号: G11C29/42;G11C29/40
代理公司: 暂无信息 代理人: 暂无信息
地址: 519085广东省珠海市*** 国省代码: 广东;44
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明是一种支持流水线纠错码和可配置操作的flash控制器及其方法,其具有可重构控制单元,是控制整个传输进程的,其分别与flash接口单元、编解码模块、内部接口单元、校验码缓存区进行通信;内部接口单元,Flash接口单元,校验码缓存区,编解码模块;且,编解码模块具有第一、第二及第三级流水线式纠错算法模块,对读操作进行流水线式解码及纠错操作。本发明以流水线式的纠错设计,达到了数据传输和纠错的同步进行,使得flash页内任意字节的数据读写都可以做到连续;同时构建了主数据区和spare区的读写顺序,并在flash控制器中缓存了spare区的数据,减少了CPU对flash控制器配置次数多,交互频率高的问题。
搜索关键词: 支持 流水线 纠错码 配置 操作 flash 控制器 及其 控制 方法
【主权项】:
1.一种支持流水线纠错码和可配置操作的flash控制器,其包括有内部接口单元、flash接口单元,内部接口单元主要是内部接口总线,其是将数据传输到可重构控制单元,Flash接口单元负责处理flash命令的发送,地址的发送以及数据的接受和发送等动作;其特征在于该控制器还包括有:可重构控制单元,是控制整个传输进程的,其分别与flash接口单元、编解码模块、内部接口单元、校验码缓存区进行通信;校验码缓存区,校验码缓存单元主要存储的校验码和用户数据,以便进行流水线模式的纠错码的编解码;编解码模块,在可重构控制单元的控制下,编解码模块从可重构控制单元得到数据进行纠错码编码,写操作时,将结果输入校验码缓冲区;读操作时,从校验码缓存区读parity数据;且,编解码模块具有第一、第二及第三级流水线式纠错算法模块,对读操作进行流水线式解码及纠错操作。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于炬力集成电路设计有限公司,未经炬力集成电路设计有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200710149833.4/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top