[实用新型]高性能、高集成度DC/DC升压器无效
申请号: | 200720108889.0 | 申请日: | 2007-05-09 |
公开(公告)号: | CN201039006Y | 公开(公告)日: | 2008-03-19 |
发明(设计)人: | 陈妙萍;马成炎;章可循 | 申请(专利权)人: | 杭州中科微电子有限公司 |
主分类号: | H02M3/07 | 分类号: | H02M3/07 |
代理公司: | 杭州杭诚专利事务所有限公司 | 代理人: | 王鑫康 |
地址: | 310053浙江省杭州市*** | 国省代码: | 浙江;33 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本实用新型涉及一种高性能、高集成度DC/DC升压器,它包括一个时钟产生电路、一个不重叠时钟信号产生电路和一个开关型升压电路。时钟产生电路输入端接入整个升压器的启动信号Start,时钟产生电路的输出信号为CLK并与不重叠时钟信号产生电路的输入端相连,不重叠时钟信号产生电路将CLK信号转变为两相互补不重叠的时钟信号CLK1、CLK2,分别连接开关型升压电路的两路控制端,输入电压Vin连接开关型升压电路的输入端,开关型升压电路在两相不重叠时钟信号控制下将输入电压Vin升压为Vout,输出所需升压电压值和电流。本实用新型电路独立性好,集成度高,升压效率高,满足便携式电子产品高性能电源管理的需要。 | ||
搜索关键词: | 性能 集成度 dc 升压 | ||
【主权项】:
1.一种高性能、高集成度DC/DC升压器,其特征在于包括:一个时钟产生电路(1)、一个不重叠时钟信号产生电路(2)和一个开关型升压电路(3);时钟产生电路(1)输入端接入整个升压器的启动信号Start,时钟产生电路(1)的输出端连接不重叠时钟信号产生电路(2)的输入端,不重叠时钟信号产生电路(2)的两路输出端分别连接开关型升压电路(3)的两路控制端,输入电压Vin连接开关型升压电路(3)的输入端,开关型升压电路(3)的输出端为输出电压Vout;时钟产生电路(1)的输出信号为CLK,不重叠时钟信号产生电路(2)将CLK信号转变为两相互补不重叠的时钟信号CLK1、CLK2开关型升压电路(3)为不重叠时钟信号控制的开关型升压器,它在两相不重叠时钟信号控制下将输入电压Vin升压为Vout,输出所需升压电压值和电流。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于杭州中科微电子有限公司,未经杭州中科微电子有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200720108889.0/,转载请声明来源钻瓜专利网。