[发明专利]纠错编码方法及装置有效
申请号: | 200780026312.8 | 申请日: | 2007-04-25 |
公开(公告)号: | CN101490963A | 公开(公告)日: | 2009-07-22 |
发明(设计)人: | 神谷典史 | 申请(专利权)人: | 日本电气株式会社 |
主分类号: | H03M13/19 | 分类号: | H03M13/19;G11B20/18 |
代理公司: | 中原信达知识产权代理有限责任公司 | 代理人: | 孙志湧;穆德骏 |
地址: | 日本*** | 国省代码: | 日本;JP |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 一种使用低密度奇偶校验码的纠错编码方法,包括:把待被处理以用于纠错编码的信息位序列分割成m-r个第一块和r个第二块,所述m-r个第一块的每个包括长度为n的位序列,所述r个第二块包括长度分别为k1,k2,…,kr的位序列;第一算术运算,用于对所述m-r个第一块执行多项式乘法并输出r个长度为n的位序列;以及第二算术运算,用于对所述r个第二块和第一算术运算的r个运算结果执行多项式除法和多项式乘法并输出位序列,该位序列包括长度分别为n-k1、n-k2、…、n-kr的冗余位序列。 | ||
搜索关键词: | 纠错 编码 方法 装置 | ||
【主权项】:
1. 一种使用低密度奇偶校验码的纠错编码方法,包括:把待被处理以用于纠错编码的信息位序列分割成m-r个第一块和r个第二块,所述m-r个第一块的每个包括长度为n的位序列,所述r个第二块包括长度分别为k1,k2,...,kr的位序列,其中m、n是正整数,r是在1≤r≤m范围内的整数,k1,k2,...,kr是在0≤k1,k2,...,kr≤n-1范围内的整数;第一算术运算,所述第一算术运算用于对所述m-r个第一块执行多项式乘法并输出r个长度为n的位序列;以及第二算术运算,所述第二算术运算用于对所述r个第二块和所述第一算术运算的r个运算结果执行多项式除法和多项式乘法并输出位序列,所述位序列包括长度分别为n-k1、n-k2、...、n-kr的冗余位序列。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于日本电气株式会社,未经日本电气株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200780026312.8/,转载请声明来源钻瓜专利网。
- 上一篇:风扇及其轴承结构
- 下一篇:包括振动阻尼构件的电机转子组件及其制造方法
- 同类专利
- 专利分类