[发明专利]低输出偏斜双倍数据速率串行编码器有效

专利信息
申请号: 200780029319.5 申请日: 2007-08-02
公开(公告)号: CN101502000A 公开(公告)日: 2009-08-05
发明(设计)人: 柯蒂斯·D·马斯菲尔德特 申请(专利权)人: 高通股份有限公司
主分类号: H03M9/00 分类号: H03M9/00
代理公司: 北京律盟知识产权代理有限责任公司 代理人: 刘国伟
地址: 美国加利*** 国省代码: 美国;US
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明提供一种双倍数据速率(DDR)串行编码器。在一个方面中,所述DDR串行编码器包含用于确保无假信号编码器输出的非无假信号多路复用器及数字逻辑。通过使用非无假信号多路复用器,所述编码器的大小及复杂性显著减小。在另一方面中,所述DDR串行编码器在最终寄存器级与编码器输出之间具有单个逻辑层,由此导致输出偏斜减少且链路速率增加。
搜索关键词: 输出 偏斜 双倍 数据 速率 串行 编码器
【主权项】:
1、一种串行编码器,其包括:多路复用器,其具有多个数据输入、多个选择输入及一输出;多个数据输入触发器,其耦合到所述多路复用器的所述数据输入;多个选择输入触发器,其耦合到所述多路复用器的所述选择输入;及同步化电路,其耦合到所述多路复用器的所述输出且提供所述串行编码器的输出,其中所述同步化电路实质上从所述多路复用器的所述输出中消除任何输出假信号。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于高通股份有限公司,未经高通股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200780029319.5/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top