[发明专利]高速占空比校准电路无效
申请号: | 200810020653.0 | 申请日: | 2008-02-19 |
公开(公告)号: | CN101227184A | 公开(公告)日: | 2008-07-23 |
发明(设计)人: | 吴建辉;杜振场;龙善丽;潘开阳;吴春标;翁强 | 申请(专利权)人: | 东南大学 |
主分类号: | H03K5/156 | 分类号: | H03K5/156 |
代理公司: | 南京经纬专利商标代理有限公司 | 代理人: | 叶连生 |
地址: | 211109江苏省*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 高速占空比校准电路适用于各种高速通信传输中时钟占空比校正的应用场合,如双数据率、SRAM和流水线型处理器等,该电路中输入缓冲级(10)的输入端接输入信号(CKI);输入缓冲级的输出同时接倒相器(20)、2-1MUX(30)的第二输入端和第一占空比检测(40)的输入端;倒相器的输出端接2-1MUX(30)的第一输入端;第一占空比检测的输出端接2-1MUX(30)的第三输入端;2-1MUX(30)的输出(CKS)接占空比微调电路(50);占空比微调电路的输出(CKD)接调整级(60)的第一输入端,调整级(60)的输出接至输出缓冲器(70);输出时钟(CKO)反馈至第二占空比检测(80)的输入端;第二占空比检测(80)的输出端接调整级的第二输入端。 | ||
搜索关键词: | 高速 校准 电路 | ||
【主权项】:
1.一种高速占空比校准电路,其特征在于该电路中输入缓冲级(10)的输入端接输入信号(CKI);输入缓冲级(10)的输出同时接倒相器(20)、2-1MUX(30)的第二输入端和第一占空比检测(40)的输入端;倒相器(20)的输出端接2-1MUX(30)的第一输入端;第一占空比检测(40)的输出端接2-1MUX(30)的第三输入端;2-1MUX(30)的输出(CKS)接占空比微调电路(50);占空比微调电路(50)的输出(CKD)接调整级(60)的第一输入端,调整级(60)的输出接至输出缓冲器(70);输出时钟(CKO)反馈至第二占空比检测(80)的输入端;第二占空比检测(80)的输出端接调整级(60)的第二输入端;输入缓冲级(10)的作用是保障时钟对后续电路的扇出能力;第一占空比检测(40)用于初步检测输入时钟的占空比信息,为2-1MUX(30)提供通道选择信号;2-1MUX(30)用于选取一路占空比恒大于等于50%的时钟;占空比微调电路用于进一步增加2-1MUX(30)的输出(CKS)的占空比,以避免第一占空比检测(40)可能存在的占空比检测失调;调整级(60)用于调整时钟的占空比;输出缓冲器(70)用于提高输出时钟的扇出能力;第二占空比检测(80)用于检测输出时钟的占空比。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于东南大学,未经东南大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200810020653.0/,转载请声明来源钻瓜专利网。