[发明专利]基于Avalon总线的流处理器IP核无效
申请号: | 200810031299.1 | 申请日: | 2008-05-15 |
公开(公告)号: | CN101281513A | 公开(公告)日: | 2008-10-08 |
发明(设计)人: | 杨乾明;伍楠;文梅;荀长庆;任巨;何义;吴伟;柴俊;管茂林;张春元;李京旭 | 申请(专利权)人: | 中国人民解放军国防科学技术大学 |
主分类号: | G06F15/76 | 分类号: | G06F15/76;G06F13/40 |
代理公司: | 国防科技大学专利服务中心 | 代理人: | 郭敏 |
地址: | 410073湖*** | 国省代码: | 湖南;43 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种基于Avalon总线的流处理器IP核。技术方案是IP核由标量核、流处理核组成,它们通过Avalon总线互连,标量核中设计有一个动态调度器——异构核中间件,它既与标量核中的编译器连接,又与流处理核连接,完成标量核和流处理核之间的链接,向流级程序提供调用接口;流处理核中设计有流级程序的执行部件——流级执行单元,它既与标量核连接,又与流处理核的微控制器、存储控制器、流寄存器文件、网络接口连接,它缓存流指令、选择流指令、执行流指令、传递标量数据、向标量核提供流级执行单元状态;流指令来自适应这种体系结构的流指令集。本发明能适应媒体应用和科学计算等领域的流应用对较高处理速度的要求,具有较好的通用性。 | ||
搜索关键词: | 基于 avalon 总线 处理器 ip | ||
【主权项】:
1.一种基于Avalon总线的流处理器IP核,由标量核、流处理核组成,其特征在于整个IP核采用FPGA实现,标量核、流处理核、外围设备通过Avalon总线互连,Avalon总线包括数据写信号线、读数据线、写数据线,地址和数据读信号线,标量核中设计有一个异构核中间件,异构核中间件是一个动态调度器,它一端与标量核中的编译器连接,另一端通过Avalon总线与流处理核连接,它完成标量核和流处理核之间的链接,向编译过后的流级程序提供调用接口;流处理核中设计有一个流级执行单元,流级执行单元一端通过Avalon总线与标量核连接,另一端通过控制和状态信号线与流处理核的微控制器、存储控制器、流寄存器文件SRF、网络接口连接,流级执行单元是流级程序的执行部件,它缓存流指令、选择流指令执行、执行流指令、传递标量数据、向标量核提供流级执行单元状态;流指令来自适应这种体系结构的新的流指令集。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国人民解放军国防科学技术大学,未经中国人民解放军国防科学技术大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200810031299.1/,转载请声明来源钻瓜专利网。
- 上一篇:发光二极管照明装置
- 下一篇:镜筒的制造方法及采用该镜筒的镜头模组