[发明专利]一种时钟产生电路及设计方法有效
申请号: | 200810056221.5 | 申请日: | 2008-01-15 |
公开(公告)号: | CN101488738A | 公开(公告)日: | 2009-07-22 |
发明(设计)人: | 罗晋;张信;盛世敏;张现聚 | 申请(专利权)人: | 北京芯慧同用微电子技术有限责任公司 |
主分类号: | H03K5/151 | 分类号: | H03K5/151;H03K5/13;H03M3/02 |
代理公司: | 北京银龙知识产权代理有限公司 | 代理人: | 许 静 |
地址: | 100083北京市海淀区知春*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种时钟产生电路及设计方法,包括:构建包括与非门和反相器的输入模块,通过输入模块接收并根据输入信号生成时钟信号传送给缓冲模块和输出模块;构建包括多个反相器的缓冲模块,通过缓冲模块接收并根据时钟信号生成缓冲信号;构建包括多个反相器的输出模块,通过输出模块接收并根据时钟信号和缓冲信号缓冲输出互不交叠的时钟信号;还包括:构建包括传输门和PMOS晶体管的延时模块,通过延时模块对时钟信号进行延时,生成延时信号;其中,依次连接输入模块、缓冲模块和延时模块,延时模块生成的延时信号作为输入信号回馈给输入模块。通过本发明提高了时钟产生电路的性能,减小了芯片面积,降低了芯片生产成本。 | ||
搜索关键词: | 一种 时钟 产生 电路 设计 方法 | ||
【主权项】:
1. 一种时钟产生电路,包括:输入模块,包括与非门和反相器,用于接收并根据输入信号生成时钟信号传送给缓冲模块和输出模块;缓冲模块,包括多个反相器,用于接收并根据所述时钟信号生成缓冲信号;输出模块,包括多个反相器,用于接收并根据所述时钟信号和缓冲信号缓冲输出互不交叠的时钟信号;其特征在于,还包括:延时模块,包括CMOS晶体管传输门和PMOS晶体管,用于对时钟信号进行延时,生成延时信号;其中,所述输入模块、所述缓冲模块和所述延时模块依次连接,所述延时模块生成的延时信号作为输入信号回馈给输入模块。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京芯慧同用微电子技术有限责任公司,未经北京芯慧同用微电子技术有限责任公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200810056221.5/,转载请声明来源钻瓜专利网。