[发明专利]动态时隙分配TDMA实现装置有效
申请号: | 200810061994.2 | 申请日: | 2008-06-10 |
公开(公告)号: | CN101296229A | 公开(公告)日: | 2008-10-29 |
发明(设计)人: | 顾士平;华晓勤 | 申请(专利权)人: | 顾士平 |
主分类号: | H04L29/06 | 分类号: | H04L29/06;H04L12/56 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 310012浙江省杭州市*** | 国省代码: | 浙江;33 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明涉及一种时隙分配TDMA实现装置,特别是一种动态时隙分配TDMA实现装置。为解决现有编码系统效率低的问题。在TDMA通信系统上采用动态时隙调度方法。主端发送给从端是主端根据各从端设备需要传送数据的优先级和数据的长度调度,广播给各个从端。上行数据的时隙调度是主端根据从端上一帧上传的优先级和需要上传数据的长度来统一安排给本从端这一帧上传时隙的时间。本从端根据主端给本端的时隙的大小来安排适当的数据进行上传。可广泛应用在EoC系统、无线通信系统、光纤模拟通信系统上。 | ||
搜索关键词: | 动态 分配 tdma 实现 装置 | ||
【主权项】:
1.动态时隙分配TDMA实现装置,包括局端设备、用户端设备;局端设备、用户端设备由SOC芯片、高速AD/DA转换芯片、PHY芯片、SDRAM芯片、FlashROM芯片等构成;其中,SOC芯片:由SDRAM接口、FLASH接口、MAC接口、USB接口、UART、GPIO、PLL模块、动态可重构加速引擎;其中,动态可重构加速引擎其特征在于:包括加密、解密层:加密、解密、网络入侵控制加速引擎;MAC层:信道安排,包括优先级和带宽,时隙安排TDMA等加速引擎;PHY层:测距、突发传输、前向纠错、信道评估、功率控制加速引擎;编码解码层:OFDM、QAM、QPSK调制及与AD9865接口加速引擎;局端设备、用户端设备之间通信采用主从动态时隙分配的TDMA方式;其特征是:下行数据包括下行信令和下行数据两部分;上行数据包括:上行信令、上行数据;主从设备协商采用点名与添加协商两种模式。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于顾士平,未经顾士平许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200810061994.2/,转载请声明来源钻瓜专利网。
- 上一篇:流体机械
- 下一篇:三维成像中的人工痕迹消除