[发明专利]反冲电压抑制电路有效
申请号: | 200810081927.7 | 申请日: | 2008-02-22 |
公开(公告)号: | CN101515714A | 公开(公告)日: | 2009-08-26 |
发明(设计)人: | 肖科;孙江 | 申请(专利权)人: | 德信科技股份有限公司 |
主分类号: | H02H7/20 | 分类号: | H02H7/20;H02H7/10;H02H9/04 |
代理公司: | 中国商标专利事务所有限公司 | 代理人: | 宋 迎 |
地址: | 中国台湾台北市内*** | 国省代码: | 中国台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明是一种反冲(kickback)电压抑制电路,包括用来作为电流路径的输出级驱动功率晶体管,用于检测反冲(kickback)电压的高速比较器和一些逻辑电路。为了减少反冲(kickback)电压抑制电路的面积,用来作为电流路径的输出级驱动功率晶体管,则可以利用H桥功率晶体管组来实现。当H桥(H-Bridge)功率晶体管组的输出电压与电源端的电压差达到设定值时,则会造成比较器的输出电压产生翻转,进而使相关逻辑电路产生控制信号来开启或是关闭所对应连结的功率晶体管;这样使电流在电感性负载中的流动方向就能维持不变并且逐渐消耗至零。 | ||
搜索关键词: | 反冲 电压 抑制 电路 | ||
【主权项】:
1.一种反冲电压抑制电路,其特征在于,包括:一个H桥功率晶体管组、两个高速比较器、两个逻辑电路、两个控制电路;该H桥功率晶体管组设有四个输入控制端、两个输出驱动端、一个电源端、一个接地端,该高速比较器设有一个正输入端、一个负输入端与一输出端,该控制电路设有至少一个逻辑输入端、一个逻辑输出端,该逻辑电路设有至少一个逻辑输入端、一个逻辑输出端;该H桥功率晶体管组包括:四个功率晶体管、四个二极管;这些功率晶体管分别以这两个功率晶体管串联的方式连结后,再以并联结构连结之,而在这些功率晶体管的两端则分别对应连接这些二极管;这些功率晶体管的另一端则分别对应连接至这些输入控制端,而这些功率晶体管串联的两个串联点则分别对应连接至这两个输出驱动端;在该H桥功率晶体管组的两侧,则分别对应设置这一输出驱动端,并在该侧的上方与下方均设置这一输入控制端;该H桥功率晶体管组的两侧,则分别对应设置这一控制电路、这一高速比较器、这一逻辑电路;该反冲电压抑制电路是以反馈连接的方式,分别在该H桥功率晶体管组的两侧,来各自形成对应的一反馈回路;该反馈回路,是将该H桥功率晶体管组一侧的该H桥功率晶体管组的这一输出驱动端、这一高速比较器、这一逻辑电路与该H桥功率晶体管组下方的这一输入控制端依次连接成一回路;该H桥功率晶体管组的该电源端,均连接至这些高速比较器的该负输入端;分别在该H桥功率晶体管组的两侧,同一侧边的该H桥功率晶体管组的该输出驱动端则连接至所对应的该高速比较器的该正输入端,该高速比较器的该输出端则连接至所对应的该逻辑电路的这一逻辑输入端,该逻辑电路的该逻辑输出端则对应连接至该H桥功率晶体管组下方的该输入控制端,该控制电路的该逻辑输出端则对应连接至该H桥功率晶体管组上方的该输入控制端;该H桥功率晶体管组的该电源端更设置有一电容,该电容的两端则分别连接于该电源端与该接地端;该电源端更设置有一萧特基二极管,该萧特基二极管的两端则分别连接于该电源端与系统电源;该H桥功率晶体管组的这两个输出驱动端之间则设置有一负载。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于德信科技股份有限公司,未经德信科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200810081927.7/,转载请声明来源钻瓜专利网。