[发明专利]半导体存储器及其操作方法、存储器控制器和系统有效
申请号: | 200810085097.5 | 申请日: | 2008-03-17 |
公开(公告)号: | CN101266833A | 公开(公告)日: | 2008-09-17 |
发明(设计)人: | 川畑邦范 | 申请(专利权)人: | 富士通株式会社 |
主分类号: | G11C11/406 | 分类号: | G11C11/406;G11C11/408 |
代理公司: | 北京东方亿思知识产权代理有限责任公司 | 代理人: | 宋鹤 |
地址: | 日本神*** | 国省代码: | 日本;JP |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供了半导体存储器、存储器控制器、系统以及半导体存储器的操作方法。当存储器刷新地址计数器中所保持的主块地址与和访问请求对应的访问块地址一致时,将其计数器值传输到副刷新地址计数器。其后,副刷新地址计数器以高于主刷新地址计数器的优先级而操作,直到其计数器值达到最终值。因此,可以在彼此无干扰的情况下同时执行访问操作和刷新操作。结果,有可能在电路尺寸增加最少的情况下执行刷新操作,而没有访问效率的任何恶化。 | ||
搜索关键词: | 半导体 存储器 及其 操作方法 控制器 系统 | ||
【主权项】:
1.一种半导体存储器,其包括多个存储体,每个存储体具有动态存储器单元并且独立地操作,并且所述半导体存储器响应于访问请求而操作,所述半导体存储器包括:主刷新地址计数器,所述主刷新地址计数器当主块地址与和所述访问请求对应的访问块地址一致时改变所述主块地址,并且同步于主计数信号依次产生主行地址和主块地址;副刷新地址计数器,所述副刷新地址计数器当所述主块地址与所述访问块地址一致时被设置为有效,接收从所述主刷新地址计数器传输的主块地址和主行地址作为副块地址和副行地址,同步于副计数信号依次产生所述副行地址,并且在输出最终副行地址之后被设置为无效;地址选择电路,该地址选择电路在所述主块地址和所述主行地址以及所述副块地址和所述副行地址中选择与所述访问块地址不一致的地址,并且输出选择的地址;计数器控制电路,该计数器控制电路响应于刷新请求,输出与由所述地址选择电路输出的地址对应的主计数信号和副计数信号之一;刷新计数器控制电路,该刷新计数器控制电路控制所述主刷新地址计数器、所述副刷新地址计数器、所述地址选择电路和所述计数器控制电路的操作,并且使得所述副刷新地址计数器在所述副刷新地址计数器有效的时间段期间以高于所述主刷新地址计数器的优先级而操作;以及操作控制电路,该操作控制电路响应于所述访问请求来执行所述存储体之一的访问操作,并且响应于所述刷新请求来执行所述存储体之一的刷新操作。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于富士通株式会社,未经富士通株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200810085097.5/,转载请声明来源钻瓜专利网。