[发明专利]晶片级芯片尺寸封装的制造方法有效

专利信息
申请号: 200810096240.0 申请日: 2008-05-06
公开(公告)号: CN101339910A 公开(公告)日: 2009-01-07
发明(设计)人: 郭祖宽;许国经;李建勋;吴俊毅;梁裕民 申请(专利权)人: 台湾积体电路制造股份有限公司
主分类号: H01L21/50 分类号: H01L21/50;H01L21/60;H01L21/56;H01L21/78
代理公司: 隆天国际知识产权代理有限公司 代理人: 陈晨;吴世华
地址: 中国台*** 国省代码: 中国台湾;71
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开一种晶片级芯片尺寸封装(wafer-level chip-scale package)的制造方法,包括:形成多个导电柱于一半导体晶片的一第一表面上,该半导体晶片中具有多个裸片;以干蚀刻形成至少一沟槽于该半导体晶片的该第一表面中,其中该沟槽定义至少一分界线于所述多个裸片间;沉积一包覆材料于该第一表面上;穿过该包覆材料切割一凹陷于该沟槽中,其中该切割留下一部分半导体材料于该半导体晶片的一第二面上;以及研磨该第二面以移除该部分半导体材料,并分离所述多个裸片。本发明的优点为借由使用干蚀刻在沟槽中产生较平坦的侧壁,减低了破裂或形成缺口的风险。
搜索关键词: 晶片 芯片 尺寸 封装 制造 方法
【主权项】:
1.一种晶片级芯片尺寸封装的制造方法,包括:形成多个导电柱于一半导体晶片的一第一表面上,该半导体晶片中具有多个裸片;以干蚀刻形成至少一沟槽于该半导体晶片的该第一表面中,其中该沟槽定义至少一分界线于所述多个裸片间;沉积一包覆材料于该第一表面上;穿过该包覆材料切割一凹陷于该沟槽中,其中该切割留下一部分半导体材料于该半导体晶片的一第二面上;以及研磨该第二面以移除该部分半导体材料,并分离所述多个裸片。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于台湾积体电路制造股份有限公司,未经台湾积体电路制造股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200810096240.0/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top