[发明专利]乱序执行微处理器以及宏指令处理方法有效
申请号: | 200810169456.5 | 申请日: | 2008-10-22 |
公开(公告)号: | CN101377736A | 公开(公告)日: | 2009-03-04 |
发明(设计)人: | 吉拉德·M·卡尔;泰瑞·派克斯 | 申请(专利权)人: | 威盛电子股份有限公司 |
主分类号: | G06F9/30 | 分类号: | G06F9/30 |
代理公司: | 北京市柳沈律师事务所 | 代理人: | 蒲迈文 |
地址: | 中国台*** | 国省代码: | 中国台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 一种乱序执行微处理器,用以处理宏指令。宏指令指示微处理器将8位的结果值仅写入微处理器的N位的一般用途寄存器的较低8位。指令编译器将宏指令转换成合并微指令,其记载N位的第一来源寄存器、8位的第二来源寄存器以及接收N位结果值的N位目的寄存器。N位第一来源寄存器和N位目的寄存器是N位结构一般用途寄存器。执行单元将8位的结果值写入N位结果值的较低8位,并且将合并微指令所记载的N位第一来源寄存器的较高N-8位写入N位结果值对应的较高N-8位。 | ||
搜索关键词: | 执行 微处理器 以及 指令 处理 方法 | ||
【主权项】:
1.一种乱序执行微处理器,用以处理宏指令,上述宏指令指示上述微处理器将8位的结果值仅写入上述微处理器的N位结构一般用途寄存器的较低8位,包括:指令编译器,用以将上述宏指令转换成合并微指令,其中上述合并微指令记载N位第一来源寄存器、8位第二来源寄存器以及N位目的寄存器,其中上述N位目的寄存器用以接收N位的结果值,上述N位第一来源寄存器和上述N位目的寄存器是上述宏指令所记载的上述N位结构一般用途寄存器;以及执行单元,耦接至上述指令编译器,用以接收上述合并微指令,并且对应地产生要随后写入上述宏指令所记载的上述N位结构一般用途寄存器的上述N位结果值,即使上述宏指令指示上述微处理器将上述8位的结果值仅写入上述N位结构一般用途寄存器的上述较低8位,其中,为了产生上述N位的结果值,上述执行单元将上述8位结果值写入上述N位结果值的较低8位,并且将上述合并微指令所记载的上述N位第一来源寄存器的较高N-8位写入上述N位结果值对应的较高N-8位。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于威盛电子股份有限公司,未经威盛电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200810169456.5/,转载请声明来源钻瓜专利网。
- 上一篇:单手可操作的端部接头连接器组件
- 下一篇:基于智能温度检测的增压式冷却结构