[发明专利]一种用于SOC的动态多时钟低功耗AHB总线的设计方法有效
申请号: | 200910014266.0 | 申请日: | 2009-02-19 |
公开(公告)号: | CN101493717A | 公开(公告)日: | 2009-07-29 |
发明(设计)人: | 李峰;于治楼 | 申请(专利权)人: | 浪潮电子信息产业股份有限公司 |
主分类号: | G06F1/06 | 分类号: | G06F1/06;G06F1/32;G06F13/40 |
代理公司: | 济南信达专利事务所有限公司 | 代理人: | 姜 明 |
地址: | 250014山东*** | 国省代码: | 山东;37 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明涉及一种用于SOC的动态多时钟低功耗AHB总线的设计方法,该方法是通过加入多时钟门控寄存器来实现对各个模块时钟信号的控制,当需要某模块工作的时候打开相应的门控信号,使其正常工作,否则关闭门控信号,时钟不工作,减少了其逻辑门的动态翻转,从而达到了降低系统动态功耗的目的。另外我们引入AHB-AHB桥,可以采用多个AHB总线,将高速和低速的设备接到不同的AHB总线上,AHB总线间通过AHB-AHB桥连接,可以降低某些模块的时钟频率,达到降低动态功耗的目的。 | ||
搜索关键词: | 一种 用于 soc 动态 多时 功耗 ahb 总线 设计 方法 | ||
【主权项】:
1、一种用于SOC的动态多时钟低功耗AHB总线的设计方法,其特征在于在系统中加入一个多时钟门控寄存器,实现对相应的各个模块的时钟的控制,当需要某个模块工作时,打开相应的门控时钟控制信号,模块正常工作;当不需要其工作时,关闭相应的门控时钟控制信号,时钟信号将一直被拉高或拉低,避免其模块对应的逻辑门翻转,从而降低了系统的动态功耗,具体步骤:引入多个AHB总线,将对工作频率要求不同的外设连接到不同的AHB总线上,对时钟频率不同的各个AHB总线通过AHB-AHB桥相连,以降低某些低速外设的时钟频率,从而降低其动态功耗;通过APB总线动态对多时钟门控寄存器进行读写,控制相应的门控时钟信号,打开需要工作的模块的门控时钟,关闭不需要工作模块的门控时钟。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于浪潮电子信息产业股份有限公司,未经浪潮电子信息产业股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200910014266.0/,转载请声明来源钻瓜专利网。
- 上一篇:一种同时读写存储器的方法及数据采集装置
- 下一篇:微机械推拉式可调谐光栅