[发明专利]分频器电路及其方法与应用其的栅极驱动器有效
申请号: | 200910151564.4 | 申请日: | 2009-07-01 |
公开(公告)号: | CN101937655A | 公开(公告)日: | 2011-01-05 |
发明(设计)人: | 王国荣;王建国;吴欣晔;陈威铭;赵晋杰 | 申请(专利权)人: | 瑞鼎科技股份有限公司 |
主分类号: | G09G3/36 | 分类号: | G09G3/36;H03K21/00;H03K21/38 |
代理公司: | 北京康信知识产权代理有限责任公司 11240 | 代理人: | 吴贵明;张英 |
地址: | 中国台*** | 国省代码: | 中国台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 一种分频器电路,用于根据原始时钟信号产生分频时钟信号。分频器电路包括重置单元及分频单元。重置单元响应于系统重置信号的致能位准为致能,以响应于输入触发信号转态为致能的第一驱动缘设定内部重置信号为致能位准。分频单元响应于内部重置信号的致能位准为致能,以响应于原始时钟信号转态为致能的第二驱动缘对反馈信号进行取样,以决定分频时钟信号。本发明的分频器电路具有可确保分频时钟信号在特定期间内触发特定驱动缘的优点。本发明还提供了一种应用该分频器电路的栅极驱动器以及一种用于产生分频时钟信号的控制方法。 | ||
搜索关键词: | 分频器 电路 及其 方法 应用 栅极 驱动器 | ||
【主权项】:
一种栅极驱动器,用于响应于原始时钟信号及输入触发信号来经过多个通道产生多个栅极信号,所述栅极驱动器包括:分频器电路,包括:重置单元,响应于系统重置信号的致能位准为致能,以响应于所述输入触发信号转态为致能的第一驱动缘设定内部重置信号为致能位准;及分频单元,响应于所述内部重置信号的致能位准为致能,以响应于所述原始时钟信号转态为致能的第二驱动缘对反馈信号进行取样,以决定分频时钟信号;以及移位缓存器电路,用于响应于所述分频时钟信号及所述输入触发信号产生所述多个栅极信号。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于瑞鼎科技股份有限公司,未经瑞鼎科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200910151564.4/,转载请声明来源钻瓜专利网。
- 上一篇:提高显示器印刷电路板共用化的方法
- 下一篇:新型沼气罐