[发明专利]D/A转换器电路和数字输入D类放大器有效
申请号: | 200910170607.3 | 申请日: | 2009-08-28 |
公开(公告)号: | CN101662287A | 公开(公告)日: | 2010-03-03 |
发明(设计)人: | 川合博贤;辻信昭;森岛守人;大谷洋平 | 申请(专利权)人: | 雅马哈株式会社 |
主分类号: | H03M1/66 | 分类号: | H03M1/66;H03F3/217 |
代理公司: | 中原信达知识产权代理有限责任公司 | 代理人: | 李 佳;穆德骏 |
地址: | 日本*** | 国省代码: | 日本;JP |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供了D/A转换器电路和数字输入D类放大器,实现高精度D/A转换并能在输入信号低的情况中防止极限循环分量出现,还能够防止抖动信号的影响出现在D/A转换结果的模拟信号中。抖动信号生成部分(505)输出作为交流信号的抖动信号(DITHER)和与该抖动信号反相的反转抖动信号(DITHER_N)。DEM解码器(502)处理包括抖动信号(DITHER)分量的输入数字信号并输出具有与待处理的输入数字信号相符合的“1”或“0”密度的多系列时间序列数字信号。模拟加法部分(503)将多系列时间序列数字信号和反转抖动信号(DITHER_N)分别转换为模拟信号并将其相加,并输出作为数/模转换结果的模拟信号。 | ||
搜索关键词: | 转换器 电路 数字 输入 放大器 | ||
【主权项】:
1.一种数/模转换器电路,包括:抖动信号生成器,所述抖动信号生成器输出作为交流信号的抖动信号以及与所述抖动信号反相的反转抖动信号;解码器,所述解码器处理包括所述抖动信号分量的输入数字信号并且输出多系列的时间序列数字信号,所述时间序列数字信号具有与所述输入数字信号相符合的“1”或“0”的密度;模拟加法器,所述模拟加法器将所述多系列的时间序列数字信号和所述反转抖动信号分别转换为模拟信号并且将各个所述模拟信号相加以成为组合信号,并且将所述组合信号作为数/模转换结果的模拟信号输出。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于雅马哈株式会社,未经雅马哈株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200910170607.3/,转载请声明来源钻瓜专利网。