[发明专利]一种高速LDPC码编码器及其编码方法无效
申请号: | 200910229703.0 | 申请日: | 2009-10-23 |
公开(公告)号: | CN101699770A | 公开(公告)日: | 2010-04-28 |
发明(设计)人: | 马丕明;李士忠 | 申请(专利权)人: | 山东大学 |
主分类号: | H03M13/11 | 分类号: | H03M13/11 |
代理公司: | 济南金迪知识产权代理有限公司 37219 | 代理人: | 许德山 |
地址: | 250100 山*** | 国省代码: | 山东;37 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 一种高速LDPC码编码器及其编码方法,属移动通信信道编码技术领域,编码器包括一二级编码电路、暂存模块和控制模块,一二级编码电路中含有反馈移位寄存器和异或门,一级编码电路根据校验矩阵和信息位得到中间向量,暂存模块为寄存器组,其特征在于两路一级编码电路的输出端和两路暂存模块中的寄存器输入端相连,暂存模块中的寄存器通过控制模块后其输出端和二级编码电路的反馈移位寄存器输入端相连,二级编码电路根据中间向量和校验矩阵得到校验位。本发明方法直接使用校验矩阵的信息实现编码,先得到一个中间向量,再根据中间向量和校验矩阵中的信息得到校验位。本发明方法编码效率高,可广泛地用于移动通信信道编码技术领域。 | ||
搜索关键词: | 一种 高速 ldpc 编码器 及其 编码 方法 | ||
【主权项】:
一种高速LDPC码编码器,包括一级编码电路、二级编码电路、暂存模块和控制模块,一级编码电路和二级编码电路中含有反馈移位寄存器和异或门,一级编码电路根据校验矩阵和信息位得到中间向量,暂存模块为寄存器组,其特征在于两路一级编码电路的输出端和两路暂存模块中的寄存器输入端相连,暂存模块中的寄存器通过控制模块后其输出端和二级编码电路的反馈移位寄存器输入端相连,二级编码电路根据中间向量和校验矩阵得到校验位。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于山东大学,未经山东大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200910229703.0/,转载请声明来源钻瓜专利网。
- 同类专利
- 专利分类