[发明专利]差分延时链单元及包括其的时间数字转换器有效

专利信息
申请号: 200910311846.6 申请日: 2009-12-18
公开(公告)号: CN102104384A 公开(公告)日: 2011-06-22
发明(设计)人: 田欢欢;张海英 申请(专利权)人: 中国科学院微电子研究所
主分类号: H03M1/50 分类号: H03M1/50;H03K19/173
代理公司: 北京市德权律师事务所 11302 代理人: 王建国
地址: 100029 北京市*** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明提供了一种差分延时链单元及包括其的时间数字转换器。该差分延时链单元包括:第一与非门电路,其第一输入端接高电平,第二输入端连接至触发器的第一输入端和上一级差分延时链单元的第一与非门电路的输出端;触发器,其第一输入端连接至第一与非门电路的第二输入端,其第二输入端连接至第二与非门电路的第二输入端,其中,触发器的第一输入端和第二输入端为差分输入端;第二与非门电路,其第一输入端连接至高电平,其第二输入端连接至触发器的第二输入端和上一级差分延时链单元的第二与非门电路的输出端。本发明可以实现对时间间隔的精确测量,并实现了高精度的时间数字转换器。
搜索关键词: 延时 单元 包括 时间 数字 转换器
【主权项】:
一种差分延时链单元,其特征在于,包括:第一与非门电路,其第一输入端接高电平,第二输入端连接至触发器的第一输入端和上一级差分延时链单元的第一与非门电路的输出端,其输出端连接至下一级差分延时链单元的第一与非门电路的第二输入端;所述触发器,其第一输入端连接至所述第一与非门电路的第二输入端,其第二输入端连接至第二与非门电路的第二输入端;第二与非门电路,其第一输入端连接至高电平,其第二输入端连接至所述触发器的第二输入端和上一级差分延时链单元的第二与非门电路的输出端,其输出端连接至下一级差分延时链单元的第二与非门电路的第二输入端,其中,所述触发器是D触发器。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国科学院微电子研究所,未经中国科学院微电子研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200910311846.6/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top