[发明专利]外围模块寄存器访问方法和装置有效
申请号: | 200980103655.9 | 申请日: | 2009-01-16 |
公开(公告)号: | CN101933005A | 公开(公告)日: | 2010-12-29 |
发明(设计)人: | J·C·咯尔刻罗 | 申请(专利权)人: | 飞思卡尔半导体公司 |
主分类号: | G06F13/20 | 分类号: | G06F13/20;G06F13/36;G06F9/48;G06F5/00 |
代理公司: | 中国国际贸易促进委员会专利商标事务所 11038 | 代理人: | 金晓 |
地址: | 美国得*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 一种电子系统(100)的实施例包括处理元件(102),总线控制器(104、120)和外围模块(122、123或124)。处理元件执行用于执行处理元件和外围模块之间的x位宽的数据值的数据传输的机器可读代码。执行数据传输包括提供对应于外围模块的y位宽的数据寄存器的处理元件提供的地址,其中y小于x。总线控制器接收处理元件提供的地址,并且作为响应,执行一系列的与外围模块的多个数据传输。这包括提供关于该系列中的第一数据传输的第一外围地址,以及提供关于该系列中的至少一个其他的数据传输的至少一个不同的外围地址。外围模块将第一外围地址和至少一个不同的外围地址映射到y位宽的数据寄存器。 | ||
搜索关键词: | 外围 模块 寄存器 访问 方法 装置 | ||
【主权项】:
一种电子系统,包括:处理元件,适于执行使所述处理元件执行x位宽的数据值的数据传输的机器可读代码,其中,执行数据传输包括提供第一读取/写入信号以及与外围模块的y位宽的数据寄存器相对应的处理元件提供的地址,以及其中,y小于x;总线控制器,适于接收所述读取/写入信号和所述处理元件提供的地址,以及作为响应,执行一系列的多个与所述外围模块的数据传输,其中,执行所述系列包括提供第二读取/写入信号和用于所述系列中第一数据传输的第一外围地址,以及提供用于所述系列中至少一个其他数据传输的至少一个不同的外围地址;以及所述外围模块被配置为将所述第一外围地址映射到所述y位宽的数据寄存器,以及还将所述至少一个不同的外围地址映射到所述y位宽的数据寄存器。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于飞思卡尔半导体公司,未经飞思卡尔半导体公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200980103655.9/,转载请声明来源钻瓜专利网。
- 上一篇:用户访问控制系统和方法
- 下一篇:液晶显示装置