[发明专利]数字PLL电路、半导体集成电路、显示装置无效

专利信息
申请号: 200980159761.9 申请日: 2009-11-02
公开(公告)号: CN102460973A 公开(公告)日: 2012-05-16
发明(设计)人: 毛利浩喜;冈本好史;濑上史明 申请(专利权)人: 松下电器产业株式会社
主分类号: H03L7/085 分类号: H03L7/085;H03L7/06;H03L7/087;H03D13/00
代理公司: 中科专利商标代理有限责任公司 11021 代理人: 樊建中
地址: 日本*** 国省代码: 日本;JP
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明提供一种数字PLL电路、半导体集成电路、显示装置。相位比较电路(111)对基准时钟(CKR1)和振荡时钟(CKV1)各自的过渡次数进行计数,并将基准时钟的过渡次数达到基准计数值(RR1)为止的期间设定为相位比较期间,并且将目标计数值(C103)与相位比较期间内的振荡时钟的过渡次数(振荡计数值(C102))之差作为相位误差值(PP1)来检测,其中,目标计数值(C103)是根据期望的振荡频率相对基准时钟(CKR1)的频率的倍率值(DD1)、和基准计数值(RR1)而得到的值。平滑化电路(12)对相位误差值(PP1)进行平滑化。数字控制振荡电路(13)根据由平滑化电路进行平滑化之后的相位误差值,控制振荡时钟(CKV1)的频率。
搜索关键词: 数字 pll 电路 半导体 集成电路 显示装置
【主权项】:
一种数字PLL电路,是生成具有期望的振荡频率的振荡时钟的电路,该数字PLL电路的特征在于,具备:相位比较电路,其对基准时钟和所述振荡时钟各自的过渡次数进行计数,并将所述基准时钟的过渡次数达到预先设定的基准计数值为止的期间设定为相位比较期间,并且将目标计数值、与所述相位比较期间内的所述振荡时钟的过渡次数之差作为相位误差值来检测,其中,所述目标计数值是根据所述期望的振荡频率相对所述基准时钟的频率的倍率值、和所述基准计数值而得到的值;平滑化电路,其对由所述相位比较电路检测出的相位误差值进行平滑化;和数字控制振荡电路,其根据由所述平滑化电路进行平滑化之后的相位误差值,控制所述振荡时钟的频率。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于松下电器产业株式会社,未经松下电器产业株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200980159761.9/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top