[发明专利]LDPC的存储器使用方法、LDPC解码方法及其装置无效
申请号: | 201010115295.9 | 申请日: | 2010-02-11 |
公开(公告)号: | CN102158232A | 公开(公告)日: | 2011-08-17 |
发明(设计)人: | 陈牧忠;巫秋田 | 申请(专利权)人: | 凌阳科技股份有限公司 |
主分类号: | H03M13/11 | 分类号: | H03M13/11 |
代理公司: | 北京戈程知识产权代理有限公司 11314 | 代理人: | 程伟;王锦阳 |
地址: | 中国台*** | 国省代码: | 中国台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 一种低密度奇偶校验码(LDPC)的存储器使用方法、LDPC解码方法及其装置,适用于无线接收器中的解码过程。LDPC的存储器使用方法包括以下步骤。首先,决定解码过程中要在相同时间阶段进行的变量节点流程(VNP)或校验节点流程(CNP)。接着,将在相同时间阶段进行的VNP或CNP分配在不同的VNP群组或CNP群组中。再者,根据预期数据吞吐量选择存储器单元的折叠因子。然后,根据折叠因子与所分配的VNP群组或CNP群组,将存储器单元串联成多个并行处理存储器模块。 | ||
搜索关键词: | ldpc 存储器 使用方法 解码 方法 及其 装置 | ||
【主权项】:
一种低密度奇偶校验码的存储器使用方法,适用于无线接收装置的解码过程,包括:决定该解码过程中要在一相同时间阶段一起进行的一或多个变量节点流程或一或多个校验节点流程;将在该相同时间阶段进行的该变量节点流程或该校验节点流程分配在不同的一变量节点流程群组或一校验节点流程群组中;根据一预期数据吞吐量选择所述存储器单元的一折叠因子;以及根据该折叠因子与所分配的该变量节点流程群组或该校验节点流程群组,将所述存储器单元串联成多个并行处理存储器模块。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于凌阳科技股份有限公司,未经凌阳科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201010115295.9/,转载请声明来源钻瓜专利网。
- 上一篇:基于循环谱理论的DS/FH扩频信号参数估计方法
- 下一篇:小儿穿刺针
- 同类专利
- 专利分类