[发明专利]节省存储资源的多元LDPC码译码方法及装置有效

专利信息
申请号: 201010137864.X 申请日: 2010-04-02
公开(公告)号: CN101834614A 公开(公告)日: 2010-09-15
发明(设计)人: 白宝明;何光华;李博;李琪;林伟 申请(专利权)人: 西安电子科技大学
主分类号: H03M13/11 分类号: H03M13/11
代理公司: 陕西电子工业专利中心 61205 代理人: 王品华;朱红星
地址: 710071*** 国省代码: 陕西;61
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种多元LDPC码译码设备,主要解决现有多元LDPC码译码设备的复杂度高和占用存储资源多的问题。其设备包括加载模块、变量节点更新模块、校验节点更新模块、路由模块、卸载模块和控制逻辑模块;加载模块接收并存储解调器输出的解调信息向量,变量节点更新模块从加载模块和路由模块中读取数据并完成所有变量节点的更新,校验节点更新模块从路由模块中读取信息向量并完成校验节点的更新,路由模块存储变量节点和校验节点互相传递的信息以及它们之间的互联关系,卸载模块完成对译码结果的校验以及信息的输出,控制逻辑模块向所述各个模块发出控制信号。本发明利用迭代时间差可节省总体50%存储资源,实现了译码设备对存储资源的低需求和高效率。
搜索关键词: 节省 存储 资源 多元 ldpc 译码 方法 装置
【主权项】:
一种节省存储资源的多元LDPC码译码装置,包括:加载模块,用于接收并存储解调器输出的解调信息向量;变量节点更新模块,用于接收校验节点传输的信息并将其按超列运算,运算结果存入存储空间,该存储空间的向量深度低于有限域GF(q)的阶数;更新变量节点的信息,并将更新后的自身信息传输给校验节点更新模块;校验节点更新模块,用于接收变量节点传输的信息并将其按超行运算,运算结果存入存储空间,该存储空间的向量深度低于有限域GF(q)的阶数;更新校验节点的信息,并将更新后的自身信息传输给变量节点更新模块;路由模块,用于存储校验矩阵H中变量节点和校验节点的互联信息,传输给变量节点更新模块和校验节点更新模块作为迭代时的运算关系;卸载模块,用于接收和判决每轮变量节点更新模块迭代运算完成后的译码序列c,如果cHT=0成立,则将译码序列c中的信息位输出;如若达到最大迭代次数,无论cHT=0是否成立,都要将译码序列c中的信息位输出;控制逻辑模块,用于向所述的各个模块传送控制信息,使其处于正常的工作时序下,保证数据流动的正确性。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西安电子科技大学,未经西安电子科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201010137864.X/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top