[发明专利]倍频系统及实现倍频的方法有效

专利信息
申请号: 201010251857.2 申请日: 2010-08-12
公开(公告)号: CN101938277A 公开(公告)日: 2011-01-05
发明(设计)人: 全勇;武国胜 申请(专利权)人: 四川和芯微电子股份有限公司
主分类号: H03L7/18 分类号: H03L7/18
代理公司: 暂无信息 代理人: 暂无信息
地址: 610041 四川省*** 国省代码: 四川;51
权利要求书: 查看更多 说明书: 查看更多
摘要: 一种倍频系统,用于对一输入时钟进行处理后输出一N倍频的单相时钟,其中N大于等于2,所述倍频系统包括一接收所述输入时钟的分频器、一与所述分频器相连的插值器、一与所述插值器相连的相位均衡器及一与所述相位均衡器相连的组合逻辑电路,所述分频器输出两相频率为所述输入时钟一半频率的正交时钟至所述插值器,所述插值器输出2N相时钟至所述相位均衡器,所述相位均衡器对所述2N相时钟之间的相位差进行均匀化,所述组合逻辑电路将均匀化后的2N相时钟合成为N倍频的单相时钟。本发明还进一步提供了一种实现倍频的方法。本发明无需反馈电路、稳定的速度较快且能够节约面积、减小功耗。
搜索关键词: 倍频 系统 实现 方法
【主权项】:
一种倍频系统,用于对一输入时钟进行处理后输出一N倍频的单相时钟,其中N大于等于2,其特征在于:所述倍频系统包括一接收所述输入时钟的分频器、一与所述分频器相连的插值器、一与所述插值器相连的相位均衡器及一与所述相位均衡器相连的组合逻辑电路,所述分频器输出两相频率为所述输入时钟一半频率的正交时钟至所述插值器,所述插值器输出2N相时钟至所述相位均衡器,所述相位均衡器对所述2N相时钟之间的相位差进行均匀化,所述组合逻辑电路将均匀化后的2N相时钟合成为N倍频的单相时钟。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于四川和芯微电子股份有限公司,未经四川和芯微电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201010251857.2/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top