[发明专利]制作半导体器件结构的线接触孔的方法有效

专利信息
申请号: 201010288142.4 申请日: 2010-09-17
公开(公告)号: CN102403266A 公开(公告)日: 2012-04-04
发明(设计)人: 黄敬勇;韩秋华 申请(专利权)人: 中芯国际集成电路制造(上海)有限公司
主分类号: H01L21/768 分类号: H01L21/768
代理公司: 北京市磐华律师事务所 11336 代理人: 董巍;顾珊
地址: 201203 *** 国省代码: 上海;31
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明提出了一种制作半导体器件结构的线接触孔的方法,该方法包括下列步骤:提供前端器件层结构,该前端器件层结构包括具有栅极结构的衬底,和形成衬底中位于该栅极结构两侧的有源区,在所述衬底的表面依序形成有刻蚀停止层和层间介质层;在所述层间介质层的表面形成堆叠掩膜层,在所述堆叠掩膜层中对应于所述有源区的位置处刻蚀形成开口;在所述开口的侧壁和底部形成聚合物层,使所述开口的底部直径达到目标值;去除所述开口底部的所述聚合物层,以带有所述开口的堆叠掩膜层为掩膜,刻蚀所述层间介质层,形成所述半导体器件结构的线接触孔。本发明的方法避免了现有器件结构中接触孔短路的问题,有效地提高了制备半导体器件结构的良品率。
搜索关键词: 制作 半导体器件 结构 接触 方法
【主权项】:
一种制作半导体器件结构的线接触孔的方法,其特征在于:提供前端器件层结构,该前端器件层结构包括具有栅极结构的衬底,和形成衬底中位于该栅极结构两侧的有源区,在所述衬底的表面依序形成有刻蚀停止层和层间介质层;在所述层间介质层的表面形成堆叠掩膜层,在所述堆叠掩膜层中对应于所述有源区的位置处刻蚀形成开口;在所述开口的侧壁和底部形成聚合物层,使所述开口的底部直径达到目标值;去除所述开口底部的所述聚合物层;以带有所述开口的堆叠掩膜层为掩膜,刻蚀所述层间介质层,形成所述半导体器件结构的线接触孔。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中芯国际集成电路制造(上海)有限公司,未经中芯国际集成电路制造(上海)有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201010288142.4/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top