[发明专利]高速低功耗串行通信数据接收接口架构无效
申请号: | 201010288848.0 | 申请日: | 2010-09-21 |
公开(公告)号: | CN101950278A | 公开(公告)日: | 2011-01-19 |
发明(设计)人: | 职春星;周正伟;吴钰淳 | 申请(专利权)人: | 昆山芯视讯电子科技有限公司 |
主分类号: | G06F13/38 | 分类号: | G06F13/38 |
代理公司: | 上海信好专利代理事务所(普通合伙) 31249 | 代理人: | 徐雯琼;徐茂泰 |
地址: | 215300 江苏省苏州市*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 一种高速低功耗串行通信数据接收接口架构,摒弃了多路过采样及仲裁电路的设置,通过使用单路采样的异步与多时钟自动同步相结合的技术,由输入数据中提取原有的时钟频率信号CLK,对内容数据进行预采样;对预采样数据和系统时钟进行同步后,反馈调整时钟CLK1至单路采样模块,使对内容数据进行精确采样的结果与目标时钟CLK2完全同步,实现了时钟域异步与同步的结合,提高了效率。还在专用集成电路ASIC实现面积相似的情况下,使物理层(PHY)实现的功率消耗减低大于70%,超过了国际上现有实现架构所达的水平,减少了高速信号对ASIC芯片内部其他电路的干扰,降低芯片内部模块的布局与布线的要求,节约了能耗,也降低了生产成本。 | ||
搜索关键词: | 高速 功耗 串行 通信 数据 接收 接口 架构 | ||
【主权项】:
一种高速低功耗串行通信数据接收接口架构,其特征在于,包含单路采样模块(30),分别与所述单路采样模块(30)连接的时钟数据恢复模块(20)、多时钟自动同步处理模块(40);所述时钟数据恢复模块(20)接收输入数据,将其中的内容数据和时钟频率信号CLK分离开来,并分别输出至所述单路采样模块(30);所述单路采样模块(30)根据时钟频率信号CLK对内容数据进行预采样处理,并将预采样数据输出至多时钟自动同步处理模块(40)进行同步处理;所述单路采样模块(30)还根据所述多时钟自动同步处理模块(40)反馈的一路调整时钟CLK1,对所述内容数据进行精确采样。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于昆山芯视讯电子科技有限公司,未经昆山芯视讯电子科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201010288848.0/,转载请声明来源钻瓜专利网。