[发明专利]一种视频同步像素时钟产生电路有效

专利信息
申请号: 201010507051.5 申请日: 2010-10-14
公开(公告)号: CN101951489A 公开(公告)日: 2011-01-19
发明(设计)人: 向多春;陈庆华 申请(专利权)人: 成都国腾电子技术股份有限公司
主分类号: H04N7/01 分类号: H04N7/01;H04N5/04;H04N5/14;H04N7/26
代理公司: 成都九鼎天元知识产权代理有限公司 51214 代理人: 徐宏;吴彦峰
地址: 610041 四*** 国省代码: 四川;51
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明提供一种视频同步像素时钟的产生电路,该电路将ADC量化后的CVBS或S-video视频信号首先进行低通滤波,滤除1MHz以上的高频信息,之后得到视频信号的行消隐边沿信息,然后进行鉴相,完成误差检测和误差滤波得到error值,最后得到6位的查找表输出,最后将该信号通过PLL进行2倍频或4倍频,从而产生像素时钟13.5MHz以及芯片的工作时钟27MHz。
搜索关键词: 一种 视频 同步 像素 时钟 产生 电路
【主权项】:
一种视频同步像素时钟产生电路,其特征在于,基于从外部输入的视频信号来生成与之适应的像素时钟,该同步像素时钟产生电路包括:低通滤波器 21,滤除高频部分的视频信息;同步提取器 22,由低通后的视频信号通过切割电平slice_level后得到视频输入信号的行消隐边沿信息hsync_rise,以及由像素时钟计数值决定的参考边沿信息href_rise;误差检测器 23,获得视频信号每行的误差值;误差滤波器 24,获取场消隐期间的误差值;误差初始值检测器 25,获得视频信号的初始误差值;加法器 26,获得最终DDS的步长dto;DDS电路 27,累加并查表,获得6位数字正弦波;DAC电路 28,将查表获得的6位数字波形整形成模拟波形,产生约6.75MHz的正弦波信号;PLL电路 29:将6.75MHz正弦波进行2X/4X倍频得到同步像素时钟13.5MHz/27MHz。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于成都国腾电子技术股份有限公司,未经成都国腾电子技术股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201010507051.5/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top