[发明专利]内存组件及其制造方法有效
申请号: | 201010538321.9 | 申请日: | 2010-11-03 |
公开(公告)号: | CN102346711A | 公开(公告)日: | 2012-02-08 |
发明(设计)人: | 刘祈麟;陈彝梓;邹宗成 | 申请(专利权)人: | 台湾积体电路制造股份有限公司 |
主分类号: | G06F12/02 | 分类号: | G06F12/02 |
代理公司: | 北京律诚同业知识产权代理有限公司 11006 | 代理人: | 陈红 |
地址: | 中国台湾300新竹*** | 国省代码: | 中国台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供一种内存组件以及制造内存的方法。内存组件包含卷标高速缓存阵列;配置以接收地址,并计算与输出前同位性(Pre-Parity)位的前同位性检查单元,其中前同位性位是从地址的所有位计算而得。配置比较器以比较由卷标高速缓存阵列读取的卷标与上述地址,并输出读取命中位。当卷标与地址相同时,读取命中位为真,而当卷标与地址不同时,则读取命中位为否。上述组件还包含简化的同位性检查单元,其是配置以接收并执行操作于前同位性位、读取命中位以及来自于卷标高速缓存阵列的一同位性位之上,借以输出读取同位性位。 | ||
搜索关键词: | 内存 组件 及其 制造 方法 | ||
【主权项】:
一种内存组件,其特征在于,包含:一卷标高速缓存阵列;一前同位性检查单元,配置以接收一地址,并计算与输出一前同位性位,其中该前同位性位是从该地址的所有位计算而得;一比较器,配置以比较由该卷标高速缓存阵列读取的一卷标与该地址,并输出一读取命中位,其中当该卷标与该地址相同时,该读取命中位为真,而当该卷标与该地址不同时,则该读取命中位为否;以及一简化的同位性检查单元,配置以接收并执行操作于该前同位性位、该读取命中位以及来自于该卷标高速缓存阵列的一同位性位之上,借以输出一读取同位性位。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于台湾积体电路制造股份有限公司,未经台湾积体电路制造股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201010538321.9/,转载请声明来源钻瓜专利网。