[发明专利]一种基于带权重延迟链的数字50%占空比调节电路有效
申请号: | 201010555900.4 | 申请日: | 2010-11-19 |
公开(公告)号: | CN102006033A | 公开(公告)日: | 2011-04-06 |
发明(设计)人: | 谭晓强;陈宝民;陈怒兴;石大勇;蒋仁杰;郭斌;李俊丰 | 申请(专利权)人: | 长沙景嘉微电子有限公司 |
主分类号: | H03K3/017 | 分类号: | H03K3/017 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 410205 湖南省长沙市河西*** | 国省代码: | 湖南;43 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 许多高频集成电路都要求50%的时钟信号占空比,但是锁相环直接输出的时钟信号的占空比往往偏离50%较大,因此需要专门的占空比调节电路来对时钟信号的占空比进行调节。占空比调节电路主要可以分为模拟方式的占空比调节电路和数字方式的占空比调节电路。本发明公开了一种基于带权重延迟链的快速高精度50%数字占空比调节电路,能够显著加快调节时间,同时可以提高调节精度。本发明中的电路由二分频器、带权重延迟链1、带权重延迟链2、Buffer、异或门、D触发器、锁定检测逻辑和双向计数器组成。 | ||
搜索关键词: | 一种 基于 权重 延迟 数字 50 调节 电路 | ||
【主权项】:
1.一种占空比调节电路,包含一个二分频器、两个带权重延迟链、一个异或门、一个Buffer、一个D触发器、一个锁定检测逻辑单元和一个双向计数器,输入时钟(ckin)连接到二分频器的(in)端、锁定检测逻辑的clk端和双向计数器的clk端,二分频器的(out)端分别连接到异或门的一个输入端和带权重延迟链1的(in)端,带权重延迟链1的(out)端连接到异或门的另一输入端,异或门的输出端连接到Buffer的输入端,Buffer的输出端为输出信号(ckout),(ckout)连接到带权重延迟链2的(in)端和D触发器的(D)端,带权重延迟链2的(out)端连接到D触发器的(clk)端,D触发器的(Q)端连接到锁定检测逻辑的(in)端和双向计数器的(
)端,锁定检测逻辑的(out)端连接到双向计数器的(EN)端,双向计数器的(out)端连接到带权重延迟链1和带权重延迟链2的(ctrl[0:n])端。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于长沙景嘉微电子有限公司,未经长沙景嘉微电子有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201010555900.4/,转载请声明来源钻瓜专利网。
- 上一篇:2,5-二甲基哌嗪的制备方法
- 下一篇:玻璃装饰球模具