[发明专利]具有绝缘层下埋入背控制栅极的SeOI衬底上的数据通路单元无效

专利信息
申请号: 201010595709.2 申请日: 2010-12-16
公开(公告)号: CN102194820A 公开(公告)日: 2011-09-21
发明(设计)人: C·梅热;R·费兰特 申请(专利权)人: S.O.I.TEC绝缘体上硅技术公司
主分类号: H01L27/092 分类号: H01L27/092;H01L29/06;H01L21/762;H01L21/8238
代理公司: 北京戈程知识产权代理有限公司 11314 代理人: 程伟;王锦阳
地址: 法国*** 国省代码: 法国;FR
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明涉及一种具有绝缘层下埋入背控制栅极的SeOI衬底上的数据通路单元。根据第一方面,本发明涉及一种数据通路单元,其特别适用于其在绝缘体上半导体衬底上制造的集成电路中使用的环境,该衬底包括通过绝缘层与体衬底分隔开的半导体材料薄层,该单元包括场效应晶体管阵列,每个晶体管具有位于该薄层中的源极区(S7)、漏极区(D7)、和由该源极区和漏极区界定的沟道区(C7),且进一步包括形成于该沟道区上方的前栅极控制区(GA7),其特征在于至少一个晶体管(T7)具有形成于该沟道区下的体衬底中的背栅极控制区(GN2),该背栅极区能够被偏压从而改变该晶体管的性能特征。
搜索关键词: 具有 绝缘 埋入 控制 栅极 seoi 衬底 数据 通路 单元
【主权项】:
一种数据通路单元,特别适用于其在绝缘体上半导体衬底上制造的集成电路中使用的环境,该衬底包括通过绝缘层与体衬底分隔开的半导体材料薄层,该单元包括场效应晶体管阵列,每个晶体管具有位于该薄层中的源极区(S7)、漏极区(D7)、和由该源极区和漏极区界定的沟道区(C7),且进一步包括形成于该沟道区上方的前栅极控制区(GA7),其特征在于至少一个晶体管(T7)具有形成于该沟道区下的体衬底中的背栅极控制区(GN2),该背栅极区能够被偏压从而改变该晶体管的性能特征。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于S.O.I.TEC绝缘体上硅技术公司,未经S.O.I.TEC绝缘体上硅技术公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201010595709.2/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top