[发明专利]MOS器件的制作方法无效
申请号: | 201010612984.0 | 申请日: | 2010-12-29 |
公开(公告)号: | CN102543743A | 公开(公告)日: | 2012-07-04 |
发明(设计)人: | 禹国宾;三重野文健 | 申请(专利权)人: | 中芯国际集成电路制造(北京)有限公司 |
主分类号: | H01L21/336 | 分类号: | H01L21/336;H01L21/285;H01L21/3105 |
代理公司: | 北京集佳知识产权代理有限公司 11227 | 代理人: | 骆苏华 |
地址: | 100176 北京市*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供了一种MOS器件的制作方法,包括:提供半导体衬底,在所述半导体衬底的表面形成硬掩模层;刻蚀所述硬掩模层以及半导体衬底形成第一凹槽,所述第一凹槽的底面低于半导体衬底的表面,两者之间具有高度差;在所述第一凹槽底部半导体衬底表面形成栅介质层;填充所述第一凹槽形成栅电极;去除所述硬掩模层;采用热氧化工艺在半导体衬底表面形成薄膜氧化层;所述薄膜氧化层的底面高于所述栅介质层的底面,或与之平齐。本发明的栅极底部低于半导体衬底表面,具有高度差;使得热氧化形成薄膜氧化层时,半导体衬底损失的厚度不大于所述高度差,从而消除栅极底部与沟道之间的间距,进而避免了硅凹陷对MOS器件电性能的影响。 | ||
搜索关键词: | mos 器件 制作方法 | ||
【主权项】:
一种MOS器件的制作方法,其特征在于,包括:提供半导体衬底,在所述半导体衬底的表面形成硬掩模层;刻蚀所述硬掩模层以及半导体衬底形成第一凹槽,所述第一凹槽的底面低于半导体衬底的表面,两者之间具有高度差;在所述第一凹槽底部半导体衬底表面形成栅介质层;填充所述第一凹槽形成栅电极;去除所述硬掩模层;采用热氧化工艺在半导体衬底表面形成薄膜氧化层;所述薄膜氧化层的底面高于所述栅介质层的底面,或与之平齐。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中芯国际集成电路制造(北京)有限公司,未经中芯国际集成电路制造(北京)有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201010612984.0/,转载请声明来源钻瓜专利网。
- 上一篇:用于对视频图像中的字幕文本进行增强处理的方法与装置
- 下一篇:过电流保护元件
- 同类专利
- 专利分类
H01 基本电气元件
H01L 半导体器件;其他类目中不包括的电固体器件
H01L21-00 专门适用于制造或处理半导体或固体器件或其部件的方法或设备
H01L21-02 .半导体器件或其部件的制造或处理
H01L21-64 .非专门适用于包含在H01L 31/00至H01L 51/00各组的单个器件所使用的除半导体器件之外的固体器件或其部件的制造或处理
H01L21-66 .在制造或处理过程中的测试或测量
H01L21-67 .专门适用于在制造或处理过程中处理半导体或电固体器件的装置;专门适合于在半导体或电固体器件或部件的制造或处理过程中处理晶片的装置
H01L21-70 .由在一共用基片内或其上形成的多个固态组件或集成电路组成的器件或其部件的制造或处理;集成电路器件或其特殊部件的制造
H01L 半导体器件;其他类目中不包括的电固体器件
H01L21-00 专门适用于制造或处理半导体或固体器件或其部件的方法或设备
H01L21-02 .半导体器件或其部件的制造或处理
H01L21-64 .非专门适用于包含在H01L 31/00至H01L 51/00各组的单个器件所使用的除半导体器件之外的固体器件或其部件的制造或处理
H01L21-66 .在制造或处理过程中的测试或测量
H01L21-67 .专门适用于在制造或处理过程中处理半导体或电固体器件的装置;专门适合于在半导体或电固体器件或部件的制造或处理过程中处理晶片的装置
H01L21-70 .由在一共用基片内或其上形成的多个固态组件或集成电路组成的器件或其部件的制造或处理;集成电路器件或其特殊部件的制造