[实用新型]高速实时联动控制电路及芯片无效
申请号: | 201020022809.1 | 申请日: | 2010-01-06 |
公开(公告)号: | CN201689326U | 公开(公告)日: | 2010-12-29 |
发明(设计)人: | 张建华;李宏胜;方力;葛红宇 | 申请(专利权)人: | 南京工程学院 |
主分类号: | G05B19/414 | 分类号: | G05B19/414;G05B19/4103 |
代理公司: | 南京天翼专利代理有限责任公司 32112 | 代理人: | 朱戈胜 |
地址: | 211167 江苏*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 高速实时联动控制电路,包括CPU读写控制模块、FIFO模块、FIFO读取控制模块、初始化模块、辅助控制模块、插补控制模块和输出控制模块;所述CPU读写控制模块的数据输入端接收外部控制数据,它的数据输出端连接FIFO模块的输入端;FIFO模块的输出端连接FIFO读取控制模块,FIFO读取控制模块的输出端连接初始化模块输入端,初始化模块输出端分别连接辅助控制模块和插补控制模块的输入端;辅助控制模块和插补控制模块的输出端分别连接输出控制模块的输入端,输出控制模块的输出端即为本电路的输出端;所述FIFO模块内还包括监测FIFO空/满状态的检测模块。本电路是集成在芯片中,可方便应用于工业运动控制领域。 | ||
搜索关键词: | 高速 实时 联动 控制电路 芯片 | ||
【主权项】:
一种高速实时联动控制电路,其特征是包括CPU读写控制模块、FIFO模块、FIFO读取控制模块、初始化模块、辅助控制模块、插补控制模块和输出控制模块;所述CPU读写控制模块的数据输入端接收外部控制数据,它的数据输出端连接FIFO模块的输入端;FIFO模块的输出端连接FIFO读取控制模块,FIFO读取控制模块的输出端连接初始化模块输入端,初始化模块输出端分别连接辅助控制模块和插补控制模块的输入端;辅助控制模块和插补控制模块的输出端分别连接输出控制模块的输入端,输出控制模块的输出端即为本电路的输出端;所述FIFO模块内还包括监测FIFO空/满状态的检测模块。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于南京工程学院,未经南京工程学院许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201020022809.1/,转载请声明来源钻瓜专利网。
- 上一篇:新型照明控制系统
- 下一篇:一种新型的电流过载保护开关