[发明专利]串行外围设备接口总线测试系统及方法无效

专利信息
申请号: 201110057669.0 申请日: 2011-03-10
公开(公告)号: CN102681925A 公开(公告)日: 2012-09-19
发明(设计)人: 何瑞雄 申请(专利权)人: 鸿富锦精密工业(深圳)有限公司;鸿海精密工业股份有限公司
主分类号: G06F11/267 分类号: G06F11/267
代理公司: 暂无信息 代理人: 暂无信息
地址: 518109 广东省深圳市*** 国省代码: 广东;44
权利要求书: 查看更多 说明书: 查看更多
摘要: 一种SPI总线测试系统及方法,该系统包括:获取模块,用于获取SPI总线的数据信号、时钟信号及选择信号的波形;截取模块,用于根据选择信号的波形从数据信号与时钟信号的波形中截取数据信号与时钟信号的有效波形;叠加模块,用于以时钟信号的各个上升沿为基准,向前及向后各推移指定时间,从数据信号与时钟信号的有效波形中截取各段数据信号与时钟信号的有效波形,并叠加得到数据信号与时钟信号的眼图;绘制模块,用于绘制数据信号的规范眼图;判断模块,用于判断数据信号的眼图与规范眼图是否相交,以确定SPI总线的数据传输是否正常;及输出模块,用于输出测试结果。本发明能够快速准确地对串行外围设备接口总线实施测试。
搜索关键词: 串行 外围设备 接口 总线 测试 系统 方法
【主权项】:
一种串行外围设备接口(Serial Peripheral Interface,SPI)总线测试系统,所述SPI总线包括数据信号、时钟信号及选择信号,其特征在于,该系统包括:获取模块,用于获取SPI总线的数据信号、时钟信号及选择信号的波形;截取模块,用于根据选择信号的波形从数据信号与时钟信号的波形中截取数据信号与时钟信号的有效波形;叠加模块,用于以时钟信号的各个上升沿为基准,向前及向后各推移指定时间,从数据信号与时钟信号的有效波形中截取各段数据信号与时钟信号的有效波形,将截取的各段数据信号与时钟信号的有效波形各自叠加,得到数据信号与时钟信号的眼图;绘制模块,用于根据SPI总线的技术规范和时钟信号的眼图,在数据信号的眼图中绘制数据信号的规范眼图;判断模块,用于判断叠加得到的数据信号的眼图与绘制的数据信号的规范眼图是否相交,以确定SPI总线的数据传输是否正常;及输出模块,用于输出所述SPI总线的测试结果。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于鸿富锦精密工业(深圳)有限公司;鸿海精密工业股份有限公司,未经鸿富锦精密工业(深圳)有限公司;鸿海精密工业股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201110057669.0/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top